赵建业
作品数: 77被引量:154H指数:7
  • 所属机构:北京大学
  • 所在地区:北京市
  • 研究方向:电子电信
  • 发文基金:国家自然科学基金

相关作者

余道衡
作品数:61被引量:324H指数:11
供职机构:北京大学信息科学技术学院
研究主题:细胞神经网络 PCNN 图像处理 CNN 细胞自动机
汪中
作品数:41被引量:37H指数:4
供职机构:北京大学
研究主题:原子钟 布居数 稳频 相干 阳极键合
汪海明
作品数:12被引量:58H指数:6
供职机构:北京大学
研究主题:细胞神经网络 细胞自动机 CNN CA 图像处理
朱峰
作品数:14被引量:2H指数:1
供职机构:北京大学
研究主题:谐振 铷原子 双光子跃迁 磁光阱 掺饵光纤放大器
李烨
作品数:10被引量:12H指数:1
供职机构:北京大学
研究主题:谐振 铷原子 双光子跃迁 磁光阱 掺饵光纤放大器
基于DFT算法的新型CPT原子钟设计被引量:1
2015年
CPT原子钟应用Rb85原子的相干布居囚禁原理,避免了厘米量级的微波谐振腔,使得原子钟的微型化成为可能。采用传统采样比较方式,频率稳定度在百秒稳之后难以驯服。本文介绍了一种以FPGA为主控模块的新型CPT原子钟,并用DFT算法改进了锁定方式提高了系统的抗噪声能力,最后给出了样机测试结果,其千秒稳达到1.96×10-11。
吴陈炜张瑶林杨志斌赵建业
关键词:原子钟稳定度
图像处理装置
本实用新型公开了一种图像处理装置,包括有无线信号接收器、A/D转换器、与A/D转换器连接的DSP处理器、用于图像文件存储的双口RAM、存储器、图像接收器和显示器,其中,无线信号接收器与A/D转换器连接,图像接收器分别与存...
郭仕德赵建业程承旗
文献传递
基于^(85)Rb的微型化CPT原子钟的设计和实现被引量:2
2015年
介绍基于85Rb原子相干布居囚禁(CPT)现象的微型原子钟的设计与实现,系统以MSP430单片机作为主控芯片,实现电流源、TCXO和射频等功能模块,并与CPT原子钟物理部分实现联调与整机封装,实现了高稳定度、低功耗的小型CPT原子钟。整机体积只有31 cm3,功耗为660 m W,测得10 MHz输出信号稳定度约为2×10-10 s-1,4×10-11/1 000 s。系统采用全宽调制在85Rb的D1线实现CPT原子钟方案,可提升CPT共振谱线对比度,提高原子钟稳定度。
段巍邢城赵建业
关键词:原子钟
CPT芯片钟的超低功耗微波信号源设计
为了进一步提高微型化CPT芯片钟的工作性能,专门研制了新型微波源方案,该方案相比原方案有功耗低、可单字编程实现FSK、输出频率编程可控等优点,同时保证其工作性能满足设计要求.测试结果表明:3.035737GHz微波输出在...
陈震张瑶林赵建业
关键词:微波信号源相位噪声稳定度
文献传递
基于光频梳增强冷铷原子双光子跃迁谐振的系统及方法
本发明公布了一种基于光学频率梳增强冷铷原子双光子跃迁谐振的系统及方法,由数字控制模块、参考源、混频器、光电探测器、偏振分光器、玻片、压电陶瓷、泵浦源、雪崩光电探测器、扩谱光纤、倍频晶体结构形成闭合环路,即光学频率梳,其物...
赵建业朱峰冷鉴霄崔敬忠涂建辉杨炜王朝全徐易朗李兆隆李烨陆灏源
文献传递
一种基于锁模激光器增强冷铷原子双光子跃迁谐振的系统
本发明公布了一种基于锁模光增强冷铷原子双光子跃迁谐振的系统,包括锁模激光器、倍频晶体、滤光片、声光调制器、开关、磁光阱、单光子探测器、激光冷却模块、数字控制模块、诱导激光,各模块均为集成化处理电路,系统的锁模光工作波段位...
赵建业李烨徐易朗李兆隆冷鉴霄朱峰陆灏源徐豪汪佳歆
一种基于模糊细胞神经多值图像分割新方法
在该文中,作者提出并讨论了一种基于模糊细胞神经网络进行多值图分割的新方法。基于对Gibbs图像模型的分析及与模糊细胞神经网络的类比, 作者给出了可用于多值图分割的模糊细胞民神经网络的具体形式。文章中对于四值图像分割的例子...
赵建业余道衡
关键词:模糊逻辑
文献传递
同步相干光场激励的相干布居数拍频原子钟及其实现方法
本发明公布一种同步相干光场激励的CPB原子钟及其实现方法,该原子钟的激光器包括激励和探测激光器,分别用于产生相干激励激光和相干探测激光;本地振荡器产生的本地振荡信号经过频率综合系统得到原子基态能级跃迁频率附近微波信号,调...
汪中赵建业赵晓娜庄煜昕柳黎
文献传递
一种超低相位噪声的宽带射频信号源的获取方法
本发明公布一种超低相位噪声的宽带射频信号的获取方法,其通过一个宽带频率可调的光电振荡器(OEO)与光梳在不同谐波频率上同步,以此来产生高稳定低相噪的微波信号。具体包括通过光梳产生一个脉冲串信号、分成两部分后分别作用于两个...
赵建业冷鉴霄吴久涛张瑶林
基于8051软核的SOPC系统设计与实现被引量:9
2005年
介绍了基于IP的可重用的SOC设计方法;选用MC8051IP核为核心控制器,自主开发了UARTIP核、I2CIP核、USBIP核,采用Wishbone片上总线架构,集成了一个MCU系统;同时设计了针对此MCU系统的微机调试软件和硬件调试器,并实现了MCU系统的FPGA验证和整个系统的功能验证。设计中采用了开发8051行为模型的方式,缩短了系统仿真的时间;而USBIP核设计则采用双缓冲区结构,方便了系统集成,提高了传输速度。
鄢永明刘轶民曾云赵建业
关键词:IP核WISHBONE片上总线UARTIP核设计WISHBONE