-
吴敏
-

-

- 所属机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室
- 所在地区:上海市
- 研究方向:自动化与计算机技术
- 发文基金:国家高技术研究发展计划
相关作者
- 曾晓洋

- 作品数:479被引量:500H指数:12
- 供职机构:复旦大学
- 研究主题:集成电路设计 无线数字通信 VLSI实现 编解码技术 电路
- 麻永新

- 作品数:8被引量:4H指数:1
- 供职机构:复旦大学
- 研究主题:RSA密码 协处理器 模乘运算 中国剩余定理 可配置
- 孙承绶

- 作品数:26被引量:68H指数:5
- 供职机构:复旦大学
- 研究主题:控制器 专用集成电路 吞吐量 JTAG 可测性设计
- 林一帆

- 作品数:6被引量:23H指数:2
- 供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室
- 研究主题:VLSI 不可抵赖性 SOC芯片 SOC平台 安全芯片
- 陈俊

- 作品数:28被引量:44H指数:4
- 供职机构:复旦大学
- 研究主题:AES VLSI实现 白质损伤 AES算法 安全芯片
- 信息安全芯片SoC平台及其应用被引量:13
- 2005年
- 作为保障信息安全的核心技术,信息安全芯片在电子商务、电子政务、计算安全防护、安全通信等领域日益重要。安全芯片的片上系统化与开发的平台化趋势使得建设一个用于安全芯片设计的SoC平台非常必要。本文从硬件、固件与软件三个层次出发,研究了一个典型的安全芯片SoC平台,并且基于该平台,开发了一款在电子商务、电子政务等领域有广泛应用的数字证书SoC芯片,该SoC芯片可以高效地实现数字签名与身份认证,数据加密与解密等功能,有效保障信息的完整性、机密性与不可抵赖性。
- 曾晓洋吴敏韩军吴永一林一帆陈俊闵昊章倩苓
- 关键词:安全芯片SOC芯片不可抵赖性安全通信机密性
- USB2.0SIE的ASIC设计与实现被引量:2
- 2004年
- 简要分析了 USB 体系结构,参考 USB2.0 标准构造了 USB 设备芯片的通信模型。基于这个模型,对 USB 设备芯片的核心——串行接口引擎(SIE)进行了结构的划分和设计。所设计的SIE 在 FPGA 上通过了硬件验证。
- 杜占坤吴敏李铮邬斌浩孙承绶
- 关键词:USB设备USB2.0标准串行接口引擎通信模型硬件验证
- 基于CRT的低成本RSA芯片设计
- 2006年
- 提出了一种基于改进的Montgomery算法和中国剩余定理(CRT)的RSA签名芯片的VLSI实现.由于采用了新颖的调度算法,实现了用576b的模乘单元来完成1152b的RSA模幂运算,从而大大降低了芯片面积;此外,CRT的引入使得整个系统的数据吞吐率与传统的1024bRSA系统相当.实验结果显示:芯片完成一次1024b的模幂运算需要约1.2M个时钟周期,而芯片规模在54K个等效门以下;如果系统时钟频率选取40MHz,系统签名速率可以达到30Kbps.
- 吴敏曾晓洋韩军麻永新吴永一张国权
- 关键词:中国剩余定理VLSI数字签名
- 基于Barrett模乘算法的RSA密码协处理器设计被引量:2
- 2006年
- 提出了一种基于Barrett模乘算法和中国剩余定理(CRT)的RSA密码协处理器的VLSI结构。将一个快速串并乘法器应用于改进的Barrett求模算法,从而实现了一个快速的模数N可配置的模乘运算器,对于1 024位和512位的操作数,完成一次模乘分别需要约300个和160个时钟周期。采用0.25μm CMOS工艺设计,在150 MHz时钟频率下,对于1 024位和512位的操作数,加解密速率分别可以达到328 kbit/s和607 kbit/s;在CRT模式下工作,解密的速率分别可以达到600 kbit/s和1 143 kbit/s。
- 麻永新曾晓洋吴敏孙承绶
- 关键词:中国剩余定理操作数
- 低成本的密钥长度可配置RSA密码协处理器VLSI设计被引量:1
- 2006年
- 采用基于字运算的高基Montgomery模乘算法,并且应用了改进的流水线组织结构,以较小的硬件开销实现了一个密钥长度最高可达2048bits、速度面积比性能很高的RSA密码协处理器.VLSI实现结果显示:不包含存储器的核心电路规模仅相当于18000等效门;基于0.25μmCMOS工艺,在180MHz的时钟频率下,1024bits的RSA加密速率可达28Kbps.该RSA密码协处理器非常适合于如智能IC卡等面积局限性高、成本敏感的产品中.
- 麻永新曾晓洋吴敏孙承绶
- 关键词:密码协处理器可配置
- 一种基于流水线结构的双时钟域数据交换技术
- 2007年
- 随着单芯片时钟域个数的增多,高速稳定的时钟域数据交换技术对芯片性能的影响越来越重要。该文提出了一种新型的双时钟数据交换同步电路结构,通过多组相互流水且并行的同步器组,可以实现对burst数据的高速交换。该方案在保持与现有电路相同稳定性的同时,提高了数倍的数据吞吐量。
- 林一帆曾晓洋陈俊吴敏龚铭
- 关键词:同步器VLSI