您的位置: 专家智库 > >

中国人民解放军总装备部预研基金(9140A08010712HK6101)

作品数:32 被引量:84H指数:6
相关作者:田泽邵刚刘敏侠王晋徐文进更多>>
相关机构:中航工业西安航空计算技术研究所西安翔腾微电子科技有限公司西安航空计算技术研究所更多>>
发文基金:中国人民解放军总装备部预研基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 32篇中文期刊文章

领域

  • 30篇自动化与计算...
  • 2篇电子电信

主题

  • 6篇总线
  • 4篇电路
  • 4篇SERDES
  • 3篇时钟
  • 3篇时钟恢复电路
  • 3篇接口
  • 3篇IEEE
  • 2篇低抖动
  • 2篇多协议
  • 2篇设计实现
  • 2篇总线监控
  • 2篇总线控制
  • 2篇总线控制器
  • 2篇线控制
  • 2篇芯片
  • 2篇控制器
  • 2篇机载
  • 2篇光纤通道
  • 2篇SATA
  • 2篇FPGA

机构

  • 13篇中航工业西安...
  • 2篇西安翔腾微电...
  • 1篇西安航空计算...

作者

  • 14篇田泽
  • 6篇邵刚
  • 4篇刘敏侠
  • 3篇王晋
  • 2篇廖寅龙
  • 2篇蔡叶芳
  • 2篇龙强
  • 2篇唐龙飞
  • 2篇王宣明
  • 2篇牛少平
  • 2篇徐文进
  • 2篇赵强
  • 1篇吕俊盛
  • 1篇郭亮
  • 1篇刘宁宁
  • 1篇王泉
  • 1篇杨峰
  • 1篇赵彬
  • 1篇李世杰
  • 1篇邓轲

传媒

  • 30篇计算机技术与...
  • 2篇无线电工程

年份

  • 2篇2017
  • 20篇2015
  • 10篇2013
32 条 记 录,以下是 1-10
排序方式:
基于AS5643协议的Mil-1394仿真卡设计与实现被引量:10
2013年
仿真卡是现代地面仿真系统的重要组成部分,Mil-1394仿真卡则在机载军用1394总线网络地面仿真系统中发挥着非常重要的作用。结合军用航空领域广泛应用的SAE AS5643协议,文中系统性地介绍了一种Mil-1394总线仿真卡的解决方案,叙述了其硬件和逻辑构架,详细阐述了仿真卡的软件设计,并进行了大量的仿真实验和数据分析。实验结果充分表明该仿真卡达到了较高的传输速率,功能完备,性能良好,全面满足地面仿真系统的应用需求。
张少锋田泽杨峰赵彬王宣明
关键词:IEEE
AFDX交换芯片虚拟验证关键技术研究被引量:5
2013年
AFDX(Avionics Full Duplex Switched Ethernet,航空全双工交换式以太网)网络为航电系统提供了一种确定、余度的数据交换服务,其基础和核心是交换芯片。在AFDX网络交换芯片整个研制过程中能否对其进行充分验证,是直接影响其投片成功的关键因素之一。文中结合AFDX网络交换芯片的设计过程,系统分析AFDX网络交换机及芯片的特点,制定出相应的验证策略,最后采用SystemVerilog验证语言、并基于OVM(Open Verification Method)概念构建了AFDX交换芯片的虚拟验证环境,缩短了验证平台的开发时间,极大提高了验证效率。
吴晓成田泽郭蒙张荣华
关键词:SYSTEMVERILOG
一种低抖动带宽自适应锁相环的设计与实现被引量:3
2015年
随着高速通信系统的发展和传输速率的不断提高,锁相环作为提供精确时钟信号的核心电路,不仅需要产生低抖动、低噪声的时钟,而且要求频率覆盖范围广和支持多协议,而恒定带宽的锁相环无法满足多协议对锁相环带宽的要求。为了实现统一架构下多协议对不同频率的带宽要求,文中设计了一种宽温低抖动带宽自适应的锁相环电路,利用比较器模块和电荷泵形成反馈回路灵活地改变电荷泵电流,实现了环路带宽对不同频率在锁定过程中的自适应调整。同时采用改进的占空比校正、压控振荡器和电荷泵电路,降低了锁相环噪声。采用0.13μm CMOS工艺。测试结果表明输出频率为1.0625-3 GHz,数据率覆盖1.0625-5.9 Gbps,RJ〈1.3 ps,温度范围为-55-125℃,满足了FC-PI-4、PCIE1.1和Rapid IO1.3的协议要求,已成功应用于多款高速SerDes芯片中。
刘颖田泽邵刚刘敏侠
关键词:锁相环带宽自适应低抖动
机载UMS系统二余度1394B总线网络设计被引量:5
2015年
机载公共设备综合管理系统(UMS)是一个分布式容错计算机网络系统,具有余度、重构、故障容错及扩充功能,综合化是其发展方向。这些技术特点要求UMS系统的内部数据总线网络具有容错能力、高可靠性及高传输速率等网络性能。基于SAE AS5643协议1394B总线在多余度配置、带宽、时间确定性和可靠性方面有优势,广泛应用在军用航空领域。文中介绍了IEEE1394B总线技术,机载UMS系统体系结构,并简要阐述了应用于UMS系统的二余度1394B总线网络容错设计、通信节点硬件设计以及通信软件设计等关键技术。最后通过UMS系统综合验证,结果充分表明该二余度1394B总线网络功能完备,性能良好。
辛永利田泽杨峰
关键词:总线网络
GJB5000A三级在具体型号项目中的应用
2015年
通过实施GJB5000A三级,利用项目管理过程、规范的软件开发过程、有效的验证过程以及支持活动全面确保了软件的研制质量;通过合理的人员职责分工、软件重用设计等多种途径提升软件研制开发效率,有效降低软件研制成本;通过严谨的测量与分析过程,全面把握项目脉络,保证项目顺利完成。文中以航电1394协议软件为例,描述了项目管理、软件开发、质量保证、配置管理、测量分析的全过程。可以看出实施GJB5000A三级工程管理标准能够使企业组织迅速提升软件研发实力,使软件过程开发迈向标准化、规范化、国际化的发展之路。
夏大鹏田泽姜丽云
关键词:项目管理过程软件开发过程
一种传感器信号调理的补偿系统的设计及实现被引量:1
2015年
压阻型传感器存在温度漂移误差和输出信号非线性等问题,当使用压阻传感器构建精密传感系统时,压阻型传感器的非线性特性影响系统的测量精度。通常情况下,为解决传统传感器的精度,往往采取板级补偿的方法,补偿算法开发复杂,造成传感系统体积大、功耗较大。文中通过研究电阻型传感器的非线性产生原理和补偿方法,设计并实现了一种工作范围达到-65-125℃的高精度传感器信号调理的单芯片,在此基础上实现了信号调理的校准软件的补偿算法及校准使用软件。基于上述研究,构建了以信号调理芯片为核心的单片传感器信号调理补偿系统,并对单芯片补偿后的传感器系统进行了实际测试。测试结果表明在-55-125℃的温度范围内输出的信号与压力呈良好的线性关系,误差小于6‰,满足系统的测量精度需求;高集成度的单芯片设计也满足工程小型化、低功耗、高精度的要求,为信号调理补偿提供了新的技术手段。
邵刚田泽刘敏侠蔡叶芳
关键词:压阻传感器温度补偿
基于SOPC的多模式显示接口设计与实现
2013年
在多种工作模式下,雷达系统的显示需求差别很大,这对其显示接口的统一化设计造成了较大的困难。文中分析了雷达在各种工作模式下显示数据的特点,重点介绍了一种高速显示接口的设计与实现方案。该接口模块与主机采用RapidIO总线互连,核心显示控制功能基于SOPC技术,采用专用硬件处理逻辑和嵌入式软件结合的方式实现,可完成多种工作模式下图像数据的统一化高速处理及显示。经过测试和验证,该接口具有高速、高集成度的特点,可完全满足系统的统一化显示需求。
郭亮田泽刘娟颜哲
关键词:SOPC显示接口多模式
数字集成电路多周期路径的设计实现方法被引量:1
2013年
多周期路径是将复杂电路运算拆分在多个时钟周期完成,从而提高电路总体运行频率的一种设计方法,是数字电路中广泛使用的一种设计手段。实践中多周期路径的设计、约束与实现经常误用导致设计迭代和反复。文中结合在研项目,对多周期路径的产生机理进行了系统的分析,针对设计中常见的问题展开分析,提出了一种多周期路径的设计实现和施加约束的方法。实践结果表明,采用文中提供的方法可以有效避免多周期路径的误用,减少设计迭代,提高设计效率。
郭蒙田泽胡小婷廖寅龙
关键词:数字集成电路静态时序分析时序电路
CAN总线控制器IP核设计实现被引量:6
2013年
CAN总线是一种成熟的串行通信总线,它具有可靠性高、稳定性好、抗干扰能力强、通信速率高、维护成本低、实时性强、很好的开放性及数据兼容性等优点。CAN总线这些众多的优点使其广泛应用于工业自动化控制等领域。其应用的广泛性则进一步对CAN总线IP提出了需求。同时以IP实现的CAN总线控制器所具有的通用处理器访问接口,良好的可移植性等优点使其可以集成于各种嵌入式SoC设计中。文中从CAN总线的规范和特点出发,提出了CAN总线控制器IP核的特点并定义了其功能,采用Verilog语言设计实现了CAN总线控制器IP核的功能,最后通过仿真和FPGA原型验证,证明了设计实现的正确性。目前CAN总线控制器IP核已经应用于SOPC和SoC的嵌入式应用设计中。
赵强田泽楼小强马超
关键词:CAN总线CAN总线控制器
软件与MBIST协同的片内SRAM测试方法研究被引量:1
2015年
随着SoC电路功能的日益复杂,SoC电路中大量应用了内嵌随机静态存储器,传统的通过MBIST(存储器内建自测试)方式对SoC电路中SRAM的测试,将给SoC电路带来功耗及管芯面积显著增大的问题;同时在传统MBIST方式下,SoC内嵌SRAM的测试严重依赖先进的ATE测试设备,需要付出昂贵的测试成本。文中提出一种软件与MBIST相协同的SRAM测试方法,利用SoC内嵌处理器运行特定算法软件的方式,实现SoC电路中大部分SRAM的测试,同时结合传统MBIT测试方式对其余内嵌处理器难以访问的SRAM进行测试,既实现了复杂SoC中内嵌SRAM测试的完备性,也很好地解决了测试完备性与测试成本的矛盾。
廖寅龙田泽赵强刘敏侠
关键词:SOC存储器内建自测试
共4页<1234>
聚类工具0