您的位置: 专家智库 > >

四川省教育厅科学研究项目(09ZC073)

作品数:4 被引量:9H指数:1
相关作者:周大鹏何光普张九华陈莉明何远智更多>>
相关机构:乐山师范学院更多>>
发文基金:四川省教育厅科学研究项目更多>>
相关领域:电子电信文化科学更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 3篇电子电信
  • 1篇文化科学

主题

  • 2篇低功耗
  • 2篇全加器
  • 2篇功耗
  • 1篇电子信息工程
  • 1篇电子信息工程...
  • 1篇新人
  • 1篇信息工程
  • 1篇信息工程专业
  • 1篇应用型创新
  • 1篇应用型创新人...
  • 1篇数字滤波
  • 1篇数字滤波器
  • 1篇数字滤波器设...
  • 1篇滤波器
  • 1篇滤波器设计
  • 1篇逻辑
  • 1篇课程
  • 1篇课程体系
  • 1篇反向器
  • 1篇分布式

机构

  • 4篇乐山师范学院

作者

  • 4篇何光普
  • 4篇周大鹏
  • 1篇张九华
  • 1篇陈莉明
  • 1篇张自友
  • 1篇何远智

传媒

  • 2篇煤炭技术
  • 1篇科技通报
  • 1篇乐山师范学院...

年份

  • 3篇2012
  • 1篇2011
4 条 记 录,以下是 1-4
排序方式:
电子信息工程专业“3CE”培养模式课程体系构建探索被引量:8
2011年
课程体系是高校人才培养的核心,课程体系改革是高等学校教学改革落到实处的基石。文章对一般本科院校电子信息工程专业"3CE"应用型创新人才培养模式课程体系构建进行了探索。阐明了"3CE"人才培养模式的内涵及课程体系构建理念;在对电子信息工程专业课程体系现状分析后,提出了电子信息工程专业课程体系"3CE"构建模式。实践证明:该模式有利于培养具有创新精神、实践能力和创业精神的电子信息类应用型创新人才。
周大鹏何光普张九华
关键词:电子信息工程课程体系应用型创新人才
基于多数决定逻辑的一位全加器设计
2012年
一位全加器是组成二进制加法器的基本组成单元,在对现有全加器电路研究分析的基础上,提出了基于多数决定逻辑的全加器电路设计。该全加器仅由输入电容和CMOS反向器组成,用PSpice进行了晶体管级模拟。结果显示,这种新的全加器能正确完成加法器的逻辑功能。
周大鹏张自友何光普
关键词:全加器反向器低功耗
基于改进DA算法和流水线技术的FIR数字滤波器设计被引量:1
2012年
提出了一种改进的分布式算法和一种具有流水线结构的加法树乘法器,设计了一种在FPGA上实现的FIR数字滤波器。介绍了改进的DA算法,对采用FPGA实现直接型结构移位相加乘法器FIR滤波器和改进DA算法的高速FIR滤波器的性能进行了比较。用VHDL在Quartus II平台上进行了仿真,给出了实现高效滤波功能的设计结果及不同算法的资源占用比较。
周大鹏何光普陈莉明
关键词:FIR滤波器分布式算法VHDLFPGA
一种低功耗全加器设计
2012年
全加器是逻辑控制、数值运算等需要进行大量的乘、加运算的部件的最基本单元,快速和低功耗设计一直都是集成电路设计的研究热点。在对现有全加器电路研究分析的基础上,提出一种基于多数决定函数和标准逻辑门电路的低功耗全加器设计。仿真结果表明,提出的电路在功耗和功耗延迟积的性能方面都有所提高。
周大鹏何光普何远智
关键词:CMOS
共1页<1>
聚类工具0