国家高技术研究发展计划(2007AA01Z2A5)
- 作品数:4 被引量:15H指数:2
- 相关作者:陈弘达王志功刘博杨宇陈雄斌更多>>
- 相关机构:中国科学院东南大学更多>>
- 发文基金:国家高技术研究发展计划国家科技支撑计划国家自然科学基金更多>>
- 相关领域:电子电信更多>>
- 基于FPGA的高速并行光通信误码率测试系统被引量:10
- 2010年
- 利用高性能、低成本的现场可编程门阵列(FPGA)芯片、个人电脑和应用软件研制出了可应用于高速并行光通信系统误码率测试的虚拟测试系统。此系统可对不同速率与通信格式的多通道并行光通信系统进行误码率测试,支持对速率为10Gb/s的VSR4-1.0协议的甚短距离光传输(VSR)系统的误码测试。该系统最多可支持12条测试信道,单信道最高测试速率为1.25Gb/s,为研制高速并行光通信系统提供了一个方便、快捷、灵活的初级误码率测试手段。该系统可降低并行通信系统的研发成本,缩短测试周期,提高工作效率。
- 刘博杨宇陈雄斌陈弘达
- 关键词:虚拟仪器误码率测试光通信伪随机码
- 10Gb/s 0.18μm CMOS限幅放大器被引量:1
- 2009年
- 采用SMIC 0.18μm 1P6M混合信号CMOS工艺设计了10Gb/s限幅放大器。该放大器采用了带有级间反馈的三阶有源负反馈放大电路。在不使用无源电感的情况下,得到了足够的带宽以及频率响应平坦度。后仿真结果表明,该电路能够工作在10Gb/s速率上。小信号增益为46.25dB,-3dB带宽为9.16 GHz,最小差分输入电压摆幅为10mV。在50Ω片外负载上输出的摆幅为760mV。该电路采用1.8V电源供电,功耗为183mW。核心面积500μm×250μm。
- 吴军王志功
- 关键词:CMOS限幅放大器
- 40Gbit/s高速并行12信道光接收模块的研制被引量:4
- 2011年
- 研究并制作了12信道并行光接收模块,单信道传输速率大于等于3.318Gbit/s,12信道并行总传输速率为40Gbit/s。模块采用工作波长在850nm的高速PIN型光电探测器(PD)列阵作为光接收器件,PD列阵与接收电路芯片直接用Au丝压焊连接,输入光信号直接由12信道的光纤阵列耦合进入PD列阵中。对光接收模块进行眼图测试,单信道可以得到速率为3.318Gbit/s的清晰眼图。
- 唐君裴为华鲁琳刘丰满陈弘达
- 关键词:并行光传输
- 10Gb/s×12通道VCSEL驱动器阵列设计被引量:1
- 2009年
- 采用0.18μm CMOS工艺设计了12通道并行垂直腔面发射激光器(VCSEL:Vertical Cavity Surface Emitting Laser)驱动阵列。仿真结果表明,1.8V电源供电时,该电路单通道输出调制电流可达30mA,工作速率为10Gb/s,最大可达12Gb/s,12路并行通道的总带宽为120Gb/s,该驱动阵列电路可用于高速芯片间光互连。
- 钱照华王志功苗澎张子航
- 关键词:垂直腔面发射激光器驱动器光互连