您的位置: 专家智库 > >

“十一五”国防预研基金(51305050202)

作品数:1 被引量:2H指数:1
相关作者:白峻闫永胜申晓红王海燕更多>>
相关机构:西北工业大学更多>>
发文基金:“十一五”国防预研基金更多>>
相关领域:一般工业技术机械工程更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇机械工程
  • 1篇一般工业技术

主题

  • 1篇多DSP
  • 1篇总线
  • 1篇基于FPGA
  • 1篇多总线
  • 1篇DSP
  • 1篇并行处理
  • 1篇处理器
  • 1篇处理器设计

机构

  • 1篇西北工业大学

作者

  • 1篇王海燕
  • 1篇申晓红
  • 1篇闫永胜
  • 1篇白峻

传媒

  • 1篇计算机测量与...

年份

  • 1篇2012
1 条 记 录,以下是 1-1
排序方式:
基于FPGA和多DSP的多总线并行处理器设计被引量:2
2012年
设计了一种用于目标识别与定位的基于FPGA和多DSP的多总线并行处理器,其特征在于将FPGA作为系统数据缓存、通信与控制中枢,以此为核心,通过数据与控制总线联接端口控制CPLD芯片,通过EMIF总线分别联接DSP(A)、DSP(B)和DSP(C)处理芯片;端口控制CPLD芯片的输入端联接多路并行ADC模数转换芯片,输出端口联接LCD输出显示模块;有源晶体振荡器与FP-GA芯片联接,FPGA芯片将有源晶体振荡器分为4路时钟信号输出,分别输出到CPLD和3片DSP芯片;设计改进了传统采用单DSP搭建信号处理器模式,实际测试的系统内部数据传输速度达到100M,系统最大处理能力可以达到7200MIPS,具有功能强、性能指标高、结构紧凑的优点。
白峻王海燕申晓红闫永胜
关键词:DSP多总线并行处理
共1页<1>
聚类工具0