您的位置: 专家智库 > >

陕西省自然科学基金(SJ08F19)

作品数:2 被引量:18H指数:1
相关作者:赵伟张超刘峥更多>>
相关机构:西安电子科技大学更多>>
发文基金:陕西省自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇硬件
  • 1篇硬件进化
  • 1篇容错
  • 1篇染色体编码
  • 1篇基于FPGA
  • 1篇SEU
  • 1篇TMR
  • 1篇FPGA

机构

  • 2篇西安电子科技...

作者

  • 2篇刘峥
  • 2篇张超
  • 2篇赵伟

传媒

  • 1篇现代电子技术
  • 1篇智能系统学报

年份

  • 2篇2011
2 条 记 录,以下是 1-2
排序方式:
基于FPGA的三模冗余容错技术研究被引量:18
2011年
基于SRAM的FPGA对于空间粒子辐射非常敏感,很容易产生软故障,所以对基于FPGA的电子系统采取容错措施以防止此类故障的出现是非常重要的。三模冗余(TMR)方法以其实现的简单性和效果的可靠性而被广泛用于对单粒子翻转(SEU)进行容错处理。但传统TMR方法存在系统硬件资源消耗较多且功耗较大等问题。总结了传统TMR方法存在的问题,分析了一些近年来出现的改进的TMR方法的优劣,针对其存在问题指出了改进策略,并展望了TMR技术的发展趋势。
张超赵伟刘峥
关键词:TMR容错FPGASEU
一种染色体编码新方法的硬件进化
2011年
提出了基于FPLA的染色体编码及在此基础上的并行硬件进化方法.该编码方式以与或非门为基本单元,进化时将电路编码染色体按逻辑门分解,进行适应度计算时采用分解逆过程使染色体合并,可以有效缩短进化时间,有利于大规模复杂电路的进化.以4位二进制码转换为格雷码的电路为例进行试验,该方法在20次实验中平均速度提高了32.25%.为实现内进化编写了由染色体生成Verilog硬件语言的C程序,该编码方式同时适用于多输入多输出电路进化且染色体长度可变,利用此特性生成了异构电路,完成了容错,对于实现故障模块在线修复,提高太空恶劣环境中电子系统可靠性具有一定意义.
张超刘峥赵伟
关键词:硬件进化染色体编码
共1页<1>
聚类工具0