您的位置: 专家智库 > >

国家高技术研究发展计划(2003AA1Z1350)

作品数:14 被引量:123H指数:7
相关作者:付宇卓鲁欣郭炜左琦俞莉琼更多>>
相关机构:上海交通大学更多>>
发文基金:国家高技术研究发展计划上海-AM基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 14篇中文期刊文章

领域

  • 11篇自动化与计算...
  • 5篇电子电信

主题

  • 2篇信号
  • 2篇硬件
  • 2篇时钟
  • 2篇嵌入式
  • 2篇嵌入式处理器
  • 2篇缓存
  • 2篇高速缓存
  • 2篇SOC
  • 2篇SOC设计
  • 2篇FPGA
  • 2篇处理器
  • 2篇CACHE
  • 1篇带噪语音
  • 1篇带噪语音端点...
  • 1篇低通
  • 1篇电力
  • 1篇电力消耗
  • 1篇端点
  • 1篇端点检测
  • 1篇多时钟域

机构

  • 13篇上海交通大学

作者

  • 10篇付宇卓
  • 3篇郭炜
  • 3篇鲁欣
  • 2篇左琦
  • 1篇赵峰
  • 1篇曾毅
  • 1篇蒋剑飞
  • 1篇郭筝
  • 1篇严剑峰
  • 1篇彭莉
  • 1篇俞莉琼
  • 1篇丰玉田
  • 1篇张熙哲
  • 1篇秦建业
  • 1篇程秀兰
  • 1篇郝玉虹
  • 1篇陈嵘
  • 1篇赵大猷
  • 1篇黄洋
  • 1篇高燕

传媒

  • 4篇微电子学与计...
  • 3篇计算机工程
  • 2篇计算机仿真
  • 1篇电子技术应用
  • 1篇小型微型计算...
  • 1篇计算机工程与...
  • 1篇集成电路应用
  • 1篇Journa...

年份

  • 1篇2009
  • 2篇2007
  • 4篇2006
  • 5篇2005
  • 2篇2004
14 条 记 录,以下是 1-10
排序方式:
系统级的可测性设计被引量:9
2005年
随着IC设计的不断发展,SoC由于其可重用性而被广泛应用,这使得可测性设计(DFT)也被提高到系统级的高度。从顶层模块考虑,必须对不同模块采用不同的测试策略,合理分配测试资源。该文通过实例,提供了一种可行的系统级DFT方案。
郭筝郭炜
关键词:可测性设计扫描测试
一种新的基于信息熵的带噪语音端点检测方法被引量:22
2005年
在自动语音识别和变速率语音编码技术中,语音端点检测是前端处理的一个重要环节。而在实际的噪声环境下,一些传统的端点检测方法已不适用。该文提出了一种新的基于信息熵的语音端点检测方法,该方法通过对语音信号的短时功率谱进行谱分析,由此构造熵函数作为端点检测的特征参数。实验结果表明,该方法在噪声环境下性能优于传统的基于能量的端点检测方法。而且相对于基于频谱谱熵的算法[1],在低信噪比(SNR<0dB)情况下,该文方法有更好的鲁棒性,可使平均检测精确度进一步提高约5%。
严剑峰付宇卓
关键词:语音端点检测信息熵功率谱语音识别
色彩空间转换器的结构改进及量化误差分析
2007年
根据一种基于分布式算法的通用色彩空间转换方法,优化了色彩空间转换器的硬件结构,并分析了在硬件实现上的量化误差。该结构以流水方式实现,具有较小的延时和较高的数据吞吐率,可以完全满足对色彩空间实时处理的需要。在可接受的误差范围内通过选取适当的小数位数,硬件实现的面积可减小。
赵大猷郭炜
关键词:分布式算法色彩空间转换
用于SoC的SA ADC中的DAC结构
2006年
本文讨论了使用移位寄存器控制的 SA ADC(逐次逼近型模数转换器)中 DAC(数模转换器)的不同结构及其特性,并根据 SoC(片上系统芯片,System-on-Chip)的要求在五个方面对其性能进行比较,提出适用于 SoC 设计的 DAC 结构及其性能改进方法。
陈嵘付宇卓
关键词:SAADCDAC
异步FIFO的设计与验证被引量:18
2005年
多时钟域设计的一个难题是如何避免亚稳态的产生。异步FIFO是一种不同时钟域之间传递数据的常用方法。避免亚稳态问题及空满控制信号的产生是异步FIFO设计的两个难题。传统的异步FIFO设计采用同步读写地址后比较产生空满标志的方法,面积大、工作频率低。针对这些问题,文章提出了一种新的异步FIFO设计方案,它改进格雷编码电路,提高异步FIFO的工作频率,用先比较读写地址产生空满标志,再同步到相应时钟域的方法避免使用大量的同步寄存器,减小面积空间。EDA综合及FPGA验证的结果均表明,改进后异步FIFO的性能有了显著提高。
彭莉秦建业付宇卓
关键词:多时钟域亚稳态异步FIFO格雷码
SoC芯片STA的时钟约束问题研究被引量:5
2005年
随着集成电路的飞速发展,芯片能否进行全面成功的静态时序分析已成为其保证是否能正常工作的关键。该文结合一款面向个人信息处理终端的SoC芯片探讨了静态时序分析(STA)流程中时钟约束的关键技术问题,对未来基于静态时序分析进行SoC芯片的优化设计有重要的参考价值。
郝玉虹付宇卓鲁欣
关键词:SOC设计时钟问题静态时序分析
嵌入式应用环境下的Cache性能分析被引量:4
2006年
为了提高性能,通用处理器中所广泛采用的cache技术被引入到了嵌入式处理器中。该文采用基于仿真的方法分析了嵌入式应用环境下几个主要的cache结构参数对cache性能的影响。在分析过程中,还考虑了不同主存实现方式带来的影响。
左琦付宇卓程秀兰黄洋
关键词:高速缓存嵌入式处理器
A self-circulation structure for pipeline control
2009年
This paper proposes a circuit structure which can be used for both synchronous and asynchronous pipeline control. It is a self-circulation structure with embedded delay network, and a pipeline can be controlled by this structure with the interconnection of adjacent stages. This paper first proposes a basic circuit structure, then a linear pipeline is designed with self-circulation structure. The performance of linear pipeline is analyzed, and a 16-bit digital signal processor (DSP) with the structure is designed to prove the validity of the structure. Results show that about 10%-15% power consumption is saved with self-circulation structure compared with synchronous counterpart, while almost the same performance is achieved.
王兵彭瑞华王琴
关键词:数字信号处理器互连结构电力消耗
H.264中一种基于矩阵分解的变换算法及硬件实现被引量:2
2007年
H.264是新一代的视频编码标准,具有优秀的压缩性能。其获得优越性能的代价是运算复杂度的大幅增加,因此在实际应用上存在困难。使用专门的硬件设备是解决这个问题的方法之一。H.264标准中的整数变换运算适合使用硬件实现。首先对H.264标准中的整数变换运算进行介绍,针对H.264中的变换运算提出一种基于矩阵分解的快速并行算法。分析了该算法的结构,表明是符合H.264标准的一种快速算法。并对变换算法的硬件实现进行了分析,表明这种硬件算法结构适合在实时编解码中应用。
蒋剑飞郭炜
关键词:视频编码标准H.264硬件实现
数码相机的图像预处理算法被引量:9
2005年
数码相机是当今社会广泛普及的数码产品,但其采集来的原始图片存在一些噪声和非线性失真,以及硬件上的缺陷或者算法中的错误,因此需在压缩和传输之前进行处理,即图像预处理,使之成为基本合格的图像信息。这些处理过程包括自动曝光控制、白平衡、双线性插补、伽玛校正、滤波、空间转换及色彩校正等,通过这些算法可以大大改善数码相机的图片质量,达到人们期望的效果。这些算法,已有成熟的流程和具体的操作步骤,在具体的实验环境中进行计算机仿真,可以明显地看出图片经过处理后效果大为改善,从而更加确定图像预处理的必要性。
高燕付宇卓张熙哲
关键词:预处理滤波低通高通仿真
共2页<12>
聚类工具0