新思科技synopsys
- 作品数:38 被引量:25H指数:2
- 相关作者:邵明更多>>
- 相关机构:ARM公司浙江林学院更多>>
- 发文基金:浙江省自然科学基金国家自然科学基金国家高技术研究发展计划更多>>
- 相关领域:电子电信自动化与计算机技术经济管理交通运输工程更多>>
- Synopsys和Xilinx携手业界首本基于FPGA的SoC设计原型方法手册
- 2011年
- 2011年3月18日,全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys,Inc.)和可编程逻辑行业领导者Xilinx公司宣布推出《基于FPGA的原型方法手册》一书(FPMM),
- 关键词:SOC半导体设计可编程逻辑
- 已到了迎接3D集成挑战之时
- 2014年
- 现在已到了迎接以下挑战之时:将3D集成技术运用于IC设计。制造工艺正在不断成熟,工具链也已就位,通过运用一种新的系统集成形式拓展市场的机遇也在增加。我们缺乏的是愿意迈出第一步的设计人员,也许可以从使用硅中介层等2.5D-IC集成技术开始。那些将要迈出这一步的设计人员将率先受益于这种新的集成形式,并有机会按照他们的需求帮助打造3DIC生态系统。
- Marco Casale-Rossi
- 关键词:集成技术设计人员生态系统IC设计硅
- 失效分析技术的趋势
- 2005年
- 各个公司在对IC设计和制造过程进行控制时,适当的失效分析可以提供有用的、节约成本的数据。对没有通过一个或多个制造测试的IC,本文将介绍其失效的性质或种类,及失效分析技术的发展趋势和新的IC失效分析方法——缺陷相关分析(DCA)。
- Ken PosseAndrew Levy
- 复杂SoC设计中的功率管理(下)
- 2005年
- Jim FlynnBrandon Waldo
- 关键词:功率管理SOC设计优化技术抽象层集成式
- Milkyway:纳米IC设计的基础数据库
- 2003年
- Noel Strader
- 关键词:应用编程接口
- 新的系统级设计语言为SoC设计人员提供整合的开发环境
- 2003年
- 随着项目复杂程度的提高,系统级设计语言的整合趋势可以大大提高设计效率,并为处在电子设计自动化(EDA)行业中的设计企业带来益处。Sys-temVerilog 和 SystemC 这两种语言在设计流程中的共存,可以带来显著的实际利益和经济效果。
- Dave Kelf
- 关键词:SOC电子设计自动化SYSTEMC
- 向一线汽车厂商和OEM的开发团队提供虚拟微控制器模型
- 2014年
- 虚拟原型正成为一线汽车厂商和OEM开发流程的一个组成部分。来自新思科技的Marc Serughetti解释了虚拟微控制器模型为何变得越来越重要,以及新思科技如何与汽车半导体公司联手提供这些模型。
- Marc Serughetti
- 关键词:汽车厂商开发团队OEM
- SOC验证的参考方法被引量:2
- 2004年
- ARM与Synopsys正在联手开发一种统一方法用来进行覆盖率驱动的SOC验证。该方法在《SystemVerilog验证方法手册》(VMM SystemVerilog Verification Methodolog,Manual)书中有具体介绍,本文将说明基于SysteruVerilog的验证方法怎样使SOC设计人员和知识产权(IP)模块开发人员都同样受益。
- 郑赟
- 关键词:SOC验证
- 积极推进微电子及集成电路学科教育建设 塑造未来集成电路专业人才被引量:2
- 2007年
- 日前,国家集成电路人才培养基地专家指导委员会协同全球领先的电子设计自动化(EDA)软件工具领导厂商Synopsys公司,在清华大学召开《微电子与集成电路技术丛书》编写工作汇报会暨新闻发布会,昭示着用于本科及研究生教育的微电子及集成电路领域的教材及参考丛书的编写工作正式开始。
- 关键词:集成电路技术微电子学科教育电子设计自动化
- 降低基于FPGA的原型项目的成功门槛
- 2012年
- 近期根据对ASIC设计人员团队的调研,发现在所有的设计项目中,超过70%的设计项目在测试芯片流片前采用某种形式的基于FPGA的原型来构建设计的高速模型。
- Troy Scott
- 关键词:FPGA门槛设计人员ASIC