您的位置: 专家智库 > >

刘坤杰

作品数:7 被引量:8H指数:2
供职机构:浙江大学电气工程学院超大规模集成电路设计研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术一般工业技术电子电信更多>>

文献类型

  • 6篇期刊文章
  • 1篇科技成果

领域

  • 5篇自动化与计算...
  • 1篇电子电信
  • 1篇一般工业技术

主题

  • 5篇嵌入式
  • 2篇嵌入式处理器
  • 2篇嵌入式应用
  • 2篇内存
  • 2篇内存管理
  • 2篇处理器
  • 1篇代码
  • 1篇代码压缩
  • 1篇单指令多数据
  • 1篇低功耗
  • 1篇低功耗设计
  • 1篇多媒体处理
  • 1篇视频编解码
  • 1篇片上系统
  • 1篇嵌入式CPU
  • 1篇媒体处理
  • 1篇内存管理单元
  • 1篇解码
  • 1篇缓存
  • 1篇霍夫曼编码

机构

  • 7篇浙江大学

作者

  • 7篇刘坤杰
  • 7篇严晓浪
  • 6篇葛海通
  • 2篇游海亮
  • 2篇孟建熠
  • 2篇杨建
  • 1篇何仙娥
  • 1篇刘智力
  • 1篇秦兴
  • 1篇黄凯
  • 1篇杨军
  • 1篇王界兵
  • 1篇张培勇
  • 1篇李春强
  • 1篇许志翰
  • 1篇张宇弘
  • 1篇王雪松
  • 1篇阳晔
  • 1篇李德贤
  • 1篇彭剑英

传媒

  • 4篇浙江大学学报...
  • 1篇电路与系统学...
  • 1篇微电子学

年份

  • 1篇2009
  • 2篇2008
  • 4篇2007
7 条 记 录,以下是 1-7
排序方式:
H.264 CABAC加速器的设计被引量:2
2007年
H.264主要档次采用的CABAC熵编码技术在提高视频压缩比率的同时,严重增加了编/解码的计算复杂度,嵌入式系统由于其低成本低功耗的要求,需要专用硬件加速器来进行CABAC编/解码。设计了一个高性能H.264 CABAC硬件加速器,该加速器可配置为编码或解码模式,高效地实现CABAC编/解码操作。通过性能评估实验,在220 MHz时钟频率下,该加速器能够实现平均147 Mbps(1.5 cycle/bit)的编码速度和220 Mbps(1 cycle/bit)的解码速度。与软件实现相比,加速器获得50倍以上的性能提升。
杨建刘坤杰严晓浪葛海通
关键词:视频编解码H.264/AVC加速器
面向嵌入式应用的内存管理单元设计被引量:2
2007年
刘坤杰游海亮严晓浪葛海通
一种嵌入式处理器Cache的可在线配置和低功耗设计
2009年
本文提出了一种基于"组拼合"技术的嵌入式片上高速缓存(Cache)在线可配置结构。在线可配置Cache可以针对不同的应用,配置Cache的组关联等参数,从而在保持应用性能基本不变的前提下,有效降低Cache的动态功耗。其中水平组拼合方式与Gated-Vdd技术配合使用,不仅可以有效降低动态功耗,而且可以降低超深亚微米工艺中不断凸现的静态漏电功耗。将该结构应用于32-bit嵌入式处理器CK510中,PowerStone测试基准中的一组应用测试表明,组拼合可在线配置Cache结构可以显著降低处理器功耗。
刘坤杰孟建熠严晓浪葛海通
关键词:嵌入式处理器
EDO-SIMD:内嵌数据组织的SIMD多媒体扩展指令集
2008年
针对单指令多数据(SIMD)并行多媒体扩展在图像和视频等媒体应用中数据组织和存取等非有效计算开销过大的问题,采用嵌入式处理器面向应用定制指令集的设计思路,通过将数据组织与计算或存取相融合,设计了内嵌数据组织和可变长向量存取两类特殊扩展指令,并与其他基本指令构成了EDO-SIMD(embedded data organi-zation SIMD)多媒体扩展指令集.性能测试结果表明,EDO-SIMD指令体系可显著降低典型媒体应用核心的非有效计算开销,并提高数据级并行效率.
刘坤杰秦兴严晓浪李德贤彭剑英
关键词:多媒体处理单指令多数据
面向嵌入式应用的内存管理单元设计被引量:4
2007年
提出了一种面向嵌入式应用的内存管理单元(MMU)的全综合设计结构,其地址转译缓存(TLB)采用多级结构,包括第一级分离的组相联微指令μITLB和微数据μDTLB及第二级统一的全相联JTLB.第一级μITLB和μDTLB表项少且组相联,查询速度快;第二级JTLB可采用多周期查询方式,易于高速综合实现.选取Mibench测试基准集中的部分典型应用,通过嵌入式片上系统(SoC)设计样例,验证了该MMU结构的应用适应性.SoC设计实验结果表明,多级TLB结构MMU的系统性能与单级全相联结构最大仅相差3.8%.将设计的MMU集成在自主开发的高端32-bit嵌入式芯核CK520中,在0.18μm 6层金属工艺最差工作条件下,处理器的时钟频率达到230MHz以上,面积仅增加了7.6%.
刘坤杰游海亮严晓浪葛海通
关键词:内存管理单元片上系统
32位C-CORE嵌入式CPU及其平台
严晓浪王界兵葛海通张培勇许志翰王雪松沈海斌何仙娥刘坤杰李春强刘智力张宇弘孟建熠黄凯杨建
高性能嵌入式CPU的设计技术是集成电路设计中难度最大的领域,其研究起点很高,对前期工作的积累要求也很高,涉及的知识领域涵盖集成电路设计、计算机系统结构、设计自动化工具、半导体工艺、计算机操作系统和电子信息领域的应用等多种...
关键词:
关键词:嵌入式CPU
基于域划分的嵌入式处理器代码压缩方法
2008年
为了提高基于域划分的代码压缩方法的压缩率,在传统的位置模型的基础上,挖掘了不同类型指令内部符号间的相关性,提出了一种新的相关模型——类型模型.综合位置模型和类型模型,进一步得到另一种相关模型——混合模型.提出了一种使用混合模型,采用霍夫曼编码的代码压缩方法以及相应的低开销硬件解压缩实现方案.以自主研发的16位嵌入式数字信号处理器(DSP)SPOCK指令集为例,对OggVorbis测试压缩性能.实验结果表明,使用混合模型在少量硬件代价下对SPOCK指令集的压缩率达到53.16%,比传统的位置模型方法提高了12%~14%.
阳晔刘坤杰杨军葛海通严晓浪
关键词:嵌入式处理器代码压缩霍夫曼编码
共1页<1>
聚类工具0