您的位置: 专家智库 > >

范宝峡

作品数:7 被引量:3H指数:1
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 4篇科技成果
  • 3篇期刊文章

领域

  • 7篇自动化与计算...

主题

  • 3篇芯片
  • 2篇通用CPU
  • 2篇CPU
  • 2篇高性能
  • 1篇遗传算法
  • 1篇异步
  • 1篇时钟
  • 1篇通信机制
  • 1篇通用CPU芯...
  • 1篇统计特性
  • 1篇全局异步局部...
  • 1篇网络
  • 1篇网络性能
  • 1篇芯片设计
  • 1篇芯片研制
  • 1篇龙芯
  • 1篇龙芯1号
  • 1篇控制器
  • 1篇ARMA模型
  • 1篇MESH结构

机构

  • 7篇中国科学院
  • 2篇中国科学院研...
  • 2篇北京龙芯中科...

作者

  • 7篇范宝峡
  • 4篇钟石强
  • 4篇王剑
  • 4篇胡伟武
  • 4篇赵继业
  • 3篇张福新
  • 3篇李晓维
  • 3篇郑保建
  • 3篇李祖松
  • 3篇许彤
  • 2篇李华伟
  • 2篇杨梁
  • 2篇王海洋
  • 2篇刘华平
  • 2篇杨旭
  • 2篇范东睿
  • 2篇刘国华
  • 2篇周旭
  • 2篇张志敏
  • 2篇安虹

传媒

  • 2篇计算机辅助设...
  • 1篇计算机工程

年份

  • 1篇2014
  • 1篇2011
  • 1篇2010
  • 1篇2006
  • 1篇2004
  • 1篇2002
  • 1篇2001
7 条 记 录,以下是 1-7
排序方式:
四核龙芯3号处理器设计
胡伟武王剑章隆兵高翔陈云霁范宝峡钟石强沈海华齐子初肖俊华
四核龙芯3A处理器采用意法半导体公司(ST)65纳米CMOS工艺设计,在单个芯片上集成4个处理器核和4MB二级Cache,集成2个HT1.0高速IO接口,2个DDR2/3高速内存控制器,主频达到1GHz以上,功耗小于14...
关键词:
关键词:处理器芯片控制器
一种基于统计特性估算串扰概率的方法
2006年
该文所提出的基于统计特性估算总线串扰概率的方法与以往基于数据流的方法相比,具有更短的运行时间,且精度相当,可以更有效地为综合工具采取相应避免措施提供参考依据。
徐君范宝峡
关键词:串扰ARMA模型
GODSON CPU设计与验证系统
唐志敏胡伟武张志敏王剑许彤赵继业范宝峡郑保建钟石强王海霞周旭王海洋冯雷刘华平葛亮张福新王卓昊李祖松范东睿李晓维李华伟刘国华吴少刚胡明昌
该项目研制出我国第一个高性能通用CPU Godson,在通用CPU设计技术方面达到国内领先水平,在动态流水线的具体实现技术和CPU硬件对系统安全性的支持方面,有重要创新,达到了国际先进水平。 Godson CPU含600...
关键词:
关键词:CPU
高性能通用CPU芯片研制龙芯1号
唐志敏胡伟武张志敏李晓维陈岚王剑许彤黄令仪李华伟赵继业范宝峡郑保建钟石强张福新安虹周旭王海霞李祖松范东睿郑为民程晓东梅张雄张同新李文张珩王海洋冯雷刘华平葛亮王林楠左红军蒋见花陈守顺杨旭高翔刘国华王卓昊蒋敬旗
龙芯1号通用CPU芯片是在中国科学院知识创新工程方向性项目“高性能通用CPU芯片研制”和“十五”863计划重点课题“高性能通用CPU芯片设计”支持下,完成的阶段性成果。该项目主要研究通用微处理器(CPU)芯片的设计技术。...
关键词:
关键词:高性能通用CPU芯片龙芯1号
片上偏差模型下Mesh结构时钟网络性能不确定性的分析被引量:3
2010年
由于多驱动及回路特征使得Mesh结构时钟网络分析较为复杂,现有的定性或定量分析方法都难以针对具体Mesh结构设计寻求到准确的时钟不确定性约束,为此提出基于Mesh结构在片波动简化模型的时钟不确定性的遗传算法求解方法.首先将众多片上偏差源转化为单级延迟概率密度分布,然后进行多级传播叠加为Mesh结构末级驱动点延迟分布,进而缩减变量数目,合理分离时钟网络中树形结构和Mesh结构.在此基础上,借助遗传算法的全局趋优搜索能力来求解Mesh结构性能不确定性问题,以得到更为合理的时序裕量估算.与传统的蒙特卡洛分析方法及定性解析分析方法相比,基于65nm工艺的仿真实验结果证明了该方法的有效性.
杨梁范宝峡赵继业
关键词:MESH结构遗传算法
高性能通用CPU芯片设计
胡伟武李为民王剑张福新许彤钟石强赵继业范宝峡郑为民郑保建杨旭张珩李祖松安虹冯晓兵梁云徐杨真李晓维
该课题完成了一款高性能通用CPU芯片龙芯2号的设计并流片成功。该设计采用ASIC的物理设计方法可以达到300兆赫的主频,在流片过程中定制了具有9个读写端口的寄存器堆宏单元。测试表明,相同主频下的龙芯2号的性能高于奔腾2和...
关键词:
关键词:CPU通用CPU
采用同步分析的零延迟GRLS通信机制
2011年
全局异步局部同步(GALS)与频率调整相结合能够有效地降低动态功耗.针对频率切换以及跨时钟域传输开销会损害芯片性能的问题,提出一种基于计数器的分频方法.该方法根据计数结果生成分频后的时钟沿,并在此基础上建立了一个全局比例同步局部同步(GRLS)的通信机制.GRLS利用2个时钟的频率及相位关系实现了零延迟的跨时钟域传输,并引进同步电路分析方法来保证其正确性和健壮性;GRLS不会对原有的时钟设计做任何改变,频率切换可以在一个周期内完成,且面积功耗开销可以忽略不计.最后通过基于GRLS建立的存储系统证明了该机制的高效性.目前GRLS已经成功地应用于一款商业SoC.
王茹王焕东范宝峡杨梁
关键词:全局异步局部同步
共1页<1>
聚类工具0