您的位置: 专家智库 > >

马晓骏

作品数:10 被引量:14H指数:2
供职机构:复旦大学更多>>
发文基金:国家高技术研究发展计划国家教育部博士点基金上海-AM基金更多>>
相关领域:电子电信电气工程更多>>

文献类型

  • 6篇专利
  • 3篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇电气工程

主题

  • 7篇数据通路
  • 5篇可编程逻辑
  • 4篇层次式
  • 3篇阵列
  • 3篇编程
  • 3篇布线
  • 2篇电路
  • 2篇阵列扩展
  • 2篇时序逻辑
  • 2篇数据运算
  • 2篇片上系统
  • 2篇全加器
  • 2篇资源组织
  • 2篇组合逻辑
  • 2篇现场可编程
  • 2篇线盒
  • 2篇芯片
  • 2篇互连
  • 2篇互连线
  • 2篇IP核

机构

  • 10篇复旦大学

作者

  • 10篇马晓骏
  • 9篇童家榕
  • 2篇温宇杰
  • 2篇郭斌林
  • 1篇陈利光
  • 1篇王波
  • 1篇侯慧
  • 1篇来金梅
  • 1篇孙劼

传媒

  • 2篇微电子学
  • 1篇电子学报

年份

  • 4篇2006
  • 6篇2004
10 条 记 录,以下是 1-10
排序方式:
层次式可编程互连线结构
本发明为一种层次式可编程互连线结构。它采用层次布线结构,即将芯片的连线资源分成三个层次:全局层次的长线、局部连线层次的可分割长线和相邻高速互联层次的短线;这些连线资源中,LC和短线通过连线盒连接,可分割长线之间、可分割长...
童家榕马晓骏
文献传递
可编程逻辑单元结构
本发明为一种新的可编程逻辑结构单元(LC)。它在功能上基于一位全加器;在水平和垂直方向中都加入了专用进位链以满足数据通路所需的灵活进位,可配制为不同的工作模式,分别实现组合逻辑和时序逻辑。本结构单元可用于构成FPGA芯片...
童家榕马晓骏温宇杰
文献传递
可编程逻辑器件结构
本发明为一种适于数据通路应用的可编程逻辑器件(FDP),由可编程逻辑单元(LC)阵列组成,通过层次式的可编程连线资源组织成为层次式结构。其中,将m×n个(16≥m,n≥2)LC组成可编程宏单元(MC),以利于实现多位的数...
童家榕郭斌林马晓骏
文献传递
适用于可编程IP核的布图方法被引量:4
2004年
 提出了一套适用于可编程IP核的布图系统PRPIC(PlacementandRoutingSystemforProgrammableIPCore)。该系统对可编程IP核的结构进行抽象建模,并根据该模型生成用于布图的实际电路的有向资源图,从而可以灵活地支持规模和结构不同的可编程IP核。根据可编程IP核结构和应用等方面的特殊性,对布图算法进行了优化。
王波马晓骏童家榕
关键词:布线
适用于数据通路的可编程逻辑器件FDP100K被引量:8
2006年
设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采用新颖的层次式布线结构,提供高度灵活的布线能力.芯片采用SM IC 0.35μm CMOS工艺,包含1024个可编程逻辑单元和128个可编程IO单元.芯片配合自主开发的软件系统FDE(FPGA Development Environment)进行测试,结果表明:FDP100K芯片的可编程逻辑单元功能正常;芯片的各种连线资源功能正常;可以准确地实现数据通路型电路和其他类型的电路的功能.
侯慧马晓骏来金梅童家榕孙劼陈利光
关键词:现场可编程逻辑器件数据通路
可编程逻辑器件结构
本发明为一种适于数据通路应用的可编程逻辑器件(FDP),由可编程逻辑单元(LC)阵列组成,通过层次式的可编程连线资源组织成为层次式结构。其中,将m×n个(16≥m,n≥2)LC组成可编程宏单元(MC),以利于实现多位的数...
童家榕郭斌林马晓骏
文献传递
层次式可编程互连线结构
本发明为一种层次式可编程互连线结构。它采用层次布线结构,即将芯片的连线资源分成三个层次:全局层次的长线、局部连线层次的可分割长线和相邻高速互联层次的短线;这些连线资源中,LC和短线通过连线盒连接,可分割长线之间、可分割长...
童家榕马晓骏
文献传递
可编程逻辑单元结构
本发明为一种新的可编程逻辑结构单元(LC)。它在功能上基于一位全加器;在水平和垂直方向中都加入了专用进位链以满足数据通路所需的灵活进位,可配制为不同的工作模式,分别实现组合逻辑和时序逻辑。本结构单元可用于构成FPGA芯片...
童家榕马晓骏温宇杰
文献传递
FPGA IP核的设计
FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,广泛地应用在电子系统中.随着集成电路向着片上系统(SoC)的发展,需要设计出FPGA IP核用于SoC芯片的设计.该论文的工作围绕FPGA I...
马晓骏
关键词:集成电路SOC芯片
文献传递
应用于FPGA芯片的边界扫描电路被引量:2
2004年
 针对在FPGA芯片中的应用特点,设计了一种边界扫描电路,应用于自行设计的FPGA新结构之中。该电路侧重于电路板级测试功能的实现,兼顾芯片功能的测试;同时,加入了器件编程功能。在电路设计中采用单触发器链寄存器技术,节省芯片面积。版图设计采用0.6μm标准CMOS工艺,并实际嵌入FPGA芯片中进行流片。该电路可实现测试、编程功能,并符合IEEE1149.1边界扫描标准的规定,测试结果达到设计要求。
马晓骏童家榕
关键词:现场可编程门阵列可测试性设计
共1页<1>
聚类工具0