您的位置: 专家智库 > >

何玉红

作品数:3 被引量:5H指数:2
供职机构:中国电子科技集团第五十四研究所更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 1篇单脉冲
  • 1篇正交变换
  • 1篇线性插值
  • 1篇校准
  • 1篇脉冲
  • 1篇接口
  • 1篇基于FPGA
  • 1篇高速串行
  • 1篇高速串行接口
  • 1篇RAPIDI...
  • 1篇DSP
  • 1篇FPGA
  • 1篇捕获
  • 1篇插值
  • 1篇IFF
  • 1篇CORDIC

机构

  • 3篇中国电子科技...
  • 1篇西安电子科技...
  • 1篇唐山市产品质...

作者

  • 3篇何玉红
  • 2篇赵琨
  • 1篇景新
  • 1篇林建平

传媒

  • 2篇计算机与网络
  • 1篇无线电通信技...

年份

  • 2篇2012
  • 1篇2006
3 条 记 录,以下是 1-3
排序方式:
IFF应答信号实时检测技术被引量:3
2012年
为了在非合作条件下对敌我识别(Identification Friend or Foe,IFF)信号进行实时检测,分析IFF应答信号的特征,提出IFF应答信号实时检测技术,对其中基于多相滤波的正交变换、包络检波及脉冲参数精确测量等关键技术进行了分析,并在现场可编程门阵列(FPGA)中进行了实现及测试,证明该技术完全满足工程实现的需求。
赵琨何玉红
关键词:IFF正交变换CORDIC线性插值
单脉冲跟踪接收机的校准与跟踪
2006年
分析了可搬移站单脉冲跟踪接收机标校的工作过程,介绍了无标校信号时跟踪接收机自校的实现方法,达到了延长外部标校的时间间隔的目的,提高了系统的跟踪精度。描述了跟踪接收机由程控跟踪捕获卫星的方法,介绍了由 AGC 电压的门限值判断转自跟踪的过程。根据和差波束的幅度差值,提出了一种解决旁瓣跟踪的途径。
景新何玉红林建平
关键词:单脉冲校准捕获
基于FPGA的RapidIO总线接口设计与实现技术被引量:2
2012年
为了适应新的数字信号处理技术的发展,采用FPGA实现技术设计了串行RapidIO高速串行传输接口,实现了DSP与FPGA之间、FPGA与FPGA之间的高速数据传输,详细介绍了本地端点设备访问和远端设备访问的时序设计过程。对RapidIO总线的性能指标进行了测试,试验表明,在1lane、全双工模式下,数据传输速率可达243MB/S,突破了以前DSP的外部接口总线的传输速度瓶颈。
何玉红赵琨
关键词:FPGARAPIDIO高速串行接口DSP
共1页<1>
聚类工具0