您的位置: 专家智库 > >

王士恒

作品数:3 被引量:0H指数:0
供职机构:宁波大学信息科学与工程学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇期刊文章
  • 1篇学位论文
  • 1篇会议论文

领域

  • 2篇电子电信

主题

  • 3篇电路
  • 3篇功耗
  • 2篇低功耗
  • 2篇运算电路
  • 2篇全加器
  • 1篇低能耗
  • 1篇电路技术
  • 1篇电路结构
  • 1篇电路设计
  • 1篇压缩器
  • 1篇延时
  • 1篇有限脉冲响应
  • 1篇数字滤波
  • 1篇数字滤波器
  • 1篇能耗
  • 1篇滤波器
  • 1篇逻辑
  • 1篇混合逻辑
  • 1篇集成电路
  • 1篇集成电路技术

机构

  • 3篇宁波大学

作者

  • 3篇王士恒
  • 2篇夏银水
  • 1篇钱利波
  • 1篇翟军

传媒

  • 1篇深圳大学学报...

年份

  • 2篇2014
  • 1篇2013
3 条 记 录,以下是 1-3
排序方式:
基于M4结构的混合逻辑全加器设计
2014年
针对全加器速度和功耗日益突出的矛盾,提出一种基于M4结构的混合逻辑全加器(HLM4-FA)设计方案.通过两个独立的部分分别产生输出信号,减小电路模块间内部信号的输出负载,优化器件的延时.针对不同的模块,采用混合逻辑设计方法,克服单一逻辑设计电路的局限性,降低电路的功耗,从而降低全加器的功耗延时积.与Hybird、Hybird_CMOS和SR_CPL_Buffer全加器相比,延时和功耗延时积减小分别达33%和37%,有效节省了电路能耗.
夏银水王士恒钱利波
关键词:集成电路技术全加器运算电路混合逻辑低能耗延时功耗延时积
双逻辑低功耗运算电路设计
随着工艺尺寸的缩小,在集成电路设计中,一方面追求更低功耗、更高集成密度依然是芯片设计竞争的焦点,基于IP核的SOC设计更是成为技术的主导,芯片的发展继续遵循摩尔定律前行;另一方面,芯片产品功能趋向于多样化发展,开发极低功...
王士恒
关键词:低功耗运算电路压缩器全加器
文献传递
基于分布式算法的一种低功耗FIR数字滤波器结构
R数字滤波器是现代信号处理系统中重要的组成部件之一.提高其运算速度、减少其占用的资源或者消耗的功耗,可使整个系统的性能得到大大的提高.本文基于SangyunHwang提出的一种新型分布式算法(NewDestributed...
周连方夏银水王士恒翟军
关键词:数字滤波器有限脉冲响应分布式算法电路结构
共1页<1>
聚类工具0