郭良权 作品数:21 被引量:25 H指数:3 供职机构: 中国电子科技集团第五十八研究所 更多>> 发文基金: 江苏省自然科学基金 国防科技重点实验室基金 中央高校基本科研业务费专项资金 更多>> 相关领域: 电子电信 自动化与计算机技术 更多>>
应用于通用数字信号处理器的加密电路 本发明公开了一种应用于通用数字信号处理器的加密电路,使通用数字信号处理器既可以工作在加密模式又可以切换至通用模式,加密模式下的时序与通用模式一致。加密电路包括通用数字信号处理器、加密模块、解密模块、程序存储器、数据存储器... 郭良权 黄旭东 冒国均文献传递 JS32044码声转换电路测试技术研究 2003年 本文叙述了JS3 2 0 44码声转换电路的主要功能 ,并对其基本电路的测试方法进行了简要介绍。 章慧彬 郭良权 屠莉敏关键词:AIC ADC DAC 开关电容滤波器 可调节型低抖动时钟占空比稳定电路的设计 2014年 介绍了一种用于高速流水线ADC双沿采样的时钟占空比稳定电路。在传统占空比稳定电路的基础上,增加合连续时间积分器的反馈环路,并设计了时钟周期检测电路,同时可通过SPI配置积分器的参考电压,在片外调节芯片制造过程中产生的误差,并在前端增设一个高增益带宽时钟放大器,用来放大幅度很小(Vp-p〈100mV)的差分输入时钟信号。电路采用0.18μm1.8V1P5MCMOS工艺,可对频率范围为50~250MHz、占空比范围为10%~90%的输入时钟进行稳定调节,时钟峰一峰值抖动约为0.3ps@250MHz。 周启才 吴俊 郭良权关键词:时钟抖动 用于16位流水线ADC的高速动态比较器设计 被引量:1 2013年 介绍一种用于16位100MS/s流水线ADC中第一级子ADC的开关电容高速动态比较器电路,在传统的前置放大器加锁存比较电路结构的基础上,设计再生比较器的复位信号,增加失调消除反馈环路,当输入信号在各基准电压判定点附近一定范围内时交叉输出0、1电平,一方面均衡噪声,另一方面消除因工艺制造失配等带来的失调误差的影响。电路采用0.18μm 1.8V1P5MCMOS工艺,在1.8V条件下传输延时约300ps,转换速率约100ps,功耗约250μA,失调电压仅约0.2mV,可以满足16位流水线ADC对比较器性能的要求。 周启才 张勇 郭良权关键词:流水线模数转换器 开关电容 采样保持 一种快速全差分CMOS运算放大器 被引量:1 2008年 文章在CSMC 0.5μm/5V硅CMOS工艺模型下,设计了一种用于电表计量芯片的全差分运算放大器。该运放采用两级结构,其中第一级为折叠式共源共栅结构,第二级为PMOS输出缓冲结构。文章采用开关电容技术实现共模反馈以稳定输出共模电压,跟传统方法相比,这将能降低芯片面积及降低功耗。采用HSPICE软件对该电路进行仿真,仿真结果表明在负载电容为2pF情况下,该运算放大器具有开环增益为84.7dB、单位增益带宽达44.8MHz、相位裕度为67°、闭环小信号建立时间为39ns。 林武平 郭良权 李亮 黄召军关键词:全差分 折叠式共源共栅 共模反馈 CMOS 一种双采样10位40 MS/s采样保持电路设计 文章介绍了一种可以进行双采样的10位40 MS/s采样保持电路。该采样保持电路采用SMIC 0.25um标准数字CMOS工艺进行设计。基于BSIM3V3 Spice模型,采用Hspice对整个电路了进行仿真。仿真的结果表... 陈珍海 郭良权 于宗光关键词:CMOS 双采样 采样保持电路 电路设计 文献传递 SOI CMOS FPGA电路设计技术研究 2007年 介绍了基于SOI CMOS工艺平台的FPGA电路的设计;结合FPGA电路自身的特点,对电路从标准体硅CMOS工艺迁移到SOI CMOS工艺过程中,在逻辑、版图以及可靠性等方面所作的分析和实践进行了总结。 郭良权关键词:SOI CMOS 现场可编程门阵列 动态电路 ESD 基于COB组装工艺的芯片失效分析 2006年 在市场上逐步推广的液晶模块(LCM)生产中,其LCD系列驱动电路的封装工艺主要采用裸芯片的COB(chip on Board)封装方式。文中通过总结自行设计和加工的LCD系列电路在应用厂商批量使用过程中出现的COB封装问题,对COB的工艺流程、COB工艺中的关键工艺——键合以及主要的失效点以及常见的失效原因进行分析,并结合在实际推广过程中问题的解决方法,对LCD系列驱动电路和其他芯片在COB应用中主要出现的键合不良、边缘铝层颜色异常、钝化孔残留、键合参数、COB环境等方面问题加以整理归纳,并提出了可行的解决办法。 张继 刘明峰 郭良权 王成关键词:COB封装 LCD驱动电路 新型高速低功耗动态比较器 被引量:5 2008年 基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的三级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMOS工艺模型下,采用Hspice对电路进行模拟。结果表明在100 MHz的时钟下,精度可达0.2 mV,功耗仅为1.12 mW。 林武平 郭良权 于宗光 黄召军关键词:动态比较器 正反馈 差分放大器 高速低功耗 应用于通用数字信号处理器的加密电路 本发明公开了一种应用于通用数字信号处理器的加密电路,使通用数字信号处理器既可以工作在加密模式又可以切换至通用模式,加密模式下的时序与通用模式一致。加密电路包括通用数字信号处理器、加密模块、解密模块、程序存储器、数据存储器... 郭良权 黄旭东 冒国均文献传递