您的位置: 专家智库 > >

侯华敏

作品数:3 被引量:3H指数:1
供职机构:重庆邮电学院更多>>
发文基金:重庆市高等学校优秀中青年骨干教师资助计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇会议论文
  • 1篇期刊文章

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇VHDL
  • 2篇A/D
  • 2篇A/D采样
  • 2篇CPLD/F...
  • 2篇采样
  • 1篇硬件
  • 1篇硬件描述语言
  • 1篇描述语言
  • 1篇可编程器件
  • 1篇编程
  • 1篇编程器
  • 1篇高性能

机构

  • 3篇重庆邮电学院

作者

  • 3篇侯华敏
  • 3篇杨虹
  • 2篇牛旭花
  • 2篇支凌云

传媒

  • 1篇微电子学
  • 1篇第九届全国青...
  • 1篇第九届全国青...

年份

  • 1篇2005
  • 2篇2004
3 条 记 录,以下是 1-3
排序方式:
高性能乘加单元的设计被引量:3
2005年
设计了一个16位的高性能乘法累加单元,该电路能在单周期同时完成有符号与无符号整数的乘加、乘减运算,并且具有饱和运算功能。乘加单元采用改进的Booth编码乘法;把补码取反后加1的运算作为一个部分积,把累加数作为一个部分积,符号扩展位缩减后得到的补偿值为常数;部分积累加部分采用4-2压缩器;进位传递加法采用Brent-Kung加法,使结构对称紧凑。乘法累加单元采用hhnec 0.25μm工艺实现,关键路径延时为4 ns。
侯华敏杨虹
A/D采样控制器的设计
介绍了如何用CPLD/FPGA可编程器件和VHDL硬件描述语言来实现A/D采样控制器,以及在编程时需要注意的问题,为A/D采样控制器的实现提供了一种新的解决方案.
牛旭花侯华敏支凌云杨虹
关键词:VHDLCPLD/FPGA可编程器件硬件描述语言
文献传递
A/D采样控制器的设计
介绍了如何用CPLD/FPGA可编程器件和VHDL硬件描述语言来实现A/D采样控制器,以及在编程时需要注意的问题,为A/D采样控制器的实现提供了一种新的解决方案。
牛旭花侯华敏支凌云杨虹
关键词:VHDLCPLD/FPGA
文献传递
共1页<1>
聚类工具0