您的位置: 专家智库 > >

陈浩琼

作品数:15 被引量:42H指数:3
供职机构:南开大学信息技术科学学院更多>>
发文基金:天津市科技攻关项目天津市重点科技攻关项目天津市自然科学基金更多>>
相关领域:电子电信自动化与计算机技术化学工程更多>>

文献类型

  • 13篇期刊文章
  • 2篇学位论文

领域

  • 13篇电子电信
  • 2篇自动化与计算...
  • 1篇化学工程

主题

  • 6篇电路
  • 5篇时钟
  • 5篇CMOS
  • 4篇锁相
  • 4篇锁相环
  • 3篇时钟恢复
  • 3篇收发
  • 3篇收发器
  • 3篇频移键控
  • 3篇键控
  • 3篇高性能
  • 2篇调制器
  • 2篇英文
  • 2篇误码
  • 2篇误码率
  • 2篇码率
  • 2篇均衡器
  • 2篇PHY
  • 2篇ADC
  • 1篇带隙电压基准

机构

  • 15篇南开大学

作者

  • 15篇陈浩琼
  • 8篇高清运
  • 5篇李学初
  • 5篇秦世才
  • 3篇陈殿玉
  • 3篇吴岳
  • 2篇许长喜
  • 2篇牛文成
  • 1篇熊绍珍
  • 1篇惠志强
  • 1篇施鹏
  • 1篇姜少华
  • 1篇郭秀丽
  • 1篇岂飞涛
  • 1篇李振
  • 1篇李颖
  • 1篇王跃
  • 1篇王彬

传媒

  • 5篇固体电子学研...
  • 5篇南开大学学报...
  • 2篇Journa...
  • 1篇电子与信息学...

年份

  • 2篇2008
  • 5篇2007
  • 2篇2006
  • 3篇2005
  • 3篇2004
15 条 记 录,以下是 1-10
排序方式:
6Bit 125MSPS Folding and Interpolating ADC设计
该文对高速、低精度的折叠内插式(Folding and Interpolating)结构的CMOS ADC的设计技术和设计难点进行了详尽的分析,总结归纳了每一难点相应的解决方案,并针对100MPHY的系统要求,实际设计了...
陈浩琼
关键词:CMOSADC
文献传递
具有宽捕获范围的时钟恢复电路(英文)被引量:1
2008年
给出了一个具有宽捕获范围的集成时钟恢复电路,采用了简单而有效的锁定技术,解决鉴相器固有的捕获范围较小的问题.时钟恢复电路采用0.25μm标准 CMOS 工艺实现,将其置于100 MHz PHY 中进行了流片,测试结果表明时钟恢复电路能正常工作.
李学初高清运陈浩琼
关键词:时钟恢复MHZPHY
一种双采样6 bit 150MSPS CMOS折叠内插式ADC。
2006年
CMOS折叠预处理电路的带宽和失调是限制折叠内插式ADC的动态和静态特性的主要原因之一。所设计的ADC采用一种双采样保持电路降低了对折叠器的带宽要求,获得了优良的动态特性;提出一种改进结构的全平衡折叠电路,降低了折叠器本身的失调,同时改善了ADC的静态和动态特性。仿真结果表明:在输入信号频率74.1MHz、采样频率150M时SNDR为37.2dB;INL、DNL分别为0.5/0.6LSB。芯片采用1stSilicon0.25μmCMOS工艺流片,并用于10/100Base-TPHY芯片中,测试结果表明,该ADC能正常工作,功耗为135mW,芯片有效面积0.4mm2。
陈浩琼高清运秦世才
关键词:双采样内插模数转换器
CMOS集成时钟恢复电路设计被引量:8
2007年
该文设计了一个集成时钟恢复电路,恢复时钟的频率为125MHz。通过采用电流相减技术等补偿措施,很大程度上降低了振荡器的压控增益,从而在不影响电路性能的前提下大大地降低了芯片面积。本设计采用0.25μm标准CMOS工艺实现,有效芯片面积小于0.2mm^2,功耗仅10mW。在各种工艺角、温度以及供电电源条件下的仿真结果均表明,该电路相位偏差小于200ps,时钟抖动的峰峰值小于150ps。该文对一个采用本时钟恢复电路的100MHzPHY系统进行流片、测试,验证了时钟恢复电路能够正常工作。
李学初高清运陈浩琼秦世才
关键词:时钟恢复PHY锁相环
OTA-C压控振荡器的分析与设计被引量:2
2004年
本文详细分析了OTA-C压控振荡器的原理,并设计了一个用于OTA-C滤波器自动调谐系统的OTA-C压控振荡器.该振荡器的频率调谐范围在2MHz到50MHz之间.其中线性部分为4MHz-20MHz,其压控增益为62.89MHz/V.
陈殿玉陈浩琼岂飞涛高清运秦世才
关键词:压控振荡器限幅器
用于48MHz时钟产生器CMOSPLL
2004年
本文报导一个用于48M Hz时钟产生器的锁相环.该PLL采用0.25μm n-well CMOS工艺,在2.5V供电电压下,其静态电流为1.44mA.有效版图面积为600μm·335μm.
姜少华王彬陈浩琼李颖高清运秦世才
关键词:时钟产生器锁相环VCO
高性能数字时钟数据恢复电路被引量:4
2008年
设计了一个数字时钟数据恢复电路,采用相位选择锁相环进行相位调整,在不影响系统噪声性能的前提下大大降低了芯片面积。该电路应用于100 MHz以太网收发系统中,采用中芯国际0.18μm标准CMOS工艺实现,核心电路相位选择锁相环的芯片面积小于0.12 mm2,电流消耗低于4 mA。仿真与测试结果表明,恢复时钟抖动的峰峰值小于350 ps,相位偏差小于400 ps,以太网接收误码率小于10-12,电路可以满足接收系统的要求。
李学初高清运陈浩琼
关键词:时钟恢复锁相环∑-△调制器
高频低压Rail-to-Rail CMOS功率输出级
2005年
提出了一种结构简单的Rail-to-Rail CMOS输出级,采用0.25μm工艺,用SPECTRE对其进行了仿 真:供电为3.3 V单电源,在频率为10M Hz时,其输出阻抗为0.8 Ω,静态功耗为20 mw;当输入正弦信号的频 率为10M Hz,峰-峰值为2.7 V,所接负载为50 Ω时,其输出失真小于-53 dB;它可以工作在50M Hz以上.
陈浩琼陈殿玉高清运
关键词:功率输出级
一种用于100/1000Base-TX收发器的模拟均衡器和基线漂移消除电路(英文)
2007年
提出了一种用于100/1000Base-TX收发器的频域均衡器和新颖的基线漂移消除电路.均衡器采用混和信号模式的自适应控制环路,系统优化使其性能不依赖于信道模型的精确性,控制环路稳定可靠,该均衡器还同时实现自动增益控制功能;基线漂移消除电路采用峰值检测器监测基线漂移,用负反馈思想实现漂移量的消除,消除精度高,性能可靠.电路采用0.25μm CMOS工艺进行了硅片验证,与文献结果相比,本文方案在性能和芯片面积上均具有明显优势.
陈浩琼李学初许长喜牛文成
关键词:均衡器
一个新颖的用于CT0标准的数字收发器(英文)被引量:1
2007年
介绍了一种新颖的用于CT0无绳电话标准的数字收发器.该收发器采用数字调制和解调技术来进行数据传输,取代了传统的模拟调制解调方式.在发射机中,使用小数分频锁相环实现了CPFSK调制;为了减小占用带宽,使用了2RC整形技术.在接收机中,使用了一种新颖的数字解调方法实现2RCCPFSK信号的解调.该芯片采用SMIC0.35μm混合信号工艺实现,芯片尺寸为2mm×2mm.使用片外的低噪声放大器,该芯片的接收灵敏度可达-103dBm.
陈殿玉许长喜陈浩琼李振郭秀丽惠志强施鹏王跃吴岳熊绍珍
关键词:射频收发器小数分频锁相环连续相位频移键控调制器解调器
共2页<12>
聚类工具0