您的位置: 专家智库 > >

康跃明

作品数:3 被引量:0H指数:0
供职机构:桂林电子科技大学更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇会议论文

领域

  • 3篇电子电信

主题

  • 3篇自测试
  • 3篇内建自测试
  • 3篇可测性
  • 3篇可测性设计
  • 2篇片上系统
  • 2篇BIST
  • 1篇电路
  • 1篇向量
  • 1篇集成电路
  • 1篇测试向量

机构

  • 3篇桂林电子科技...

作者

  • 3篇刘建军
  • 3篇康跃明
  • 3篇刘伟

传媒

  • 1篇世界电子元器...
  • 1篇电子与封装

年份

  • 3篇2007
3 条 记 录,以下是 1-3
排序方式:
一种新型低峰值功耗的BIST设计研究
随着手持设备的兴起和芯片对晶片测试越来越高的要求,内建自测试的功耗问题引起了越来越多人的关注。本文对目前内建自测试的可测性设计技术进行了分析,并提出了折叠种子优化降低节点峰值功耗模型。通过调整种子结构和测试向量的相关性的...
刘建军刘伟康跃明
关键词:内建自测试可测性设计片上系统
文献传递
一种新型低峰值功耗的BIST设计研究
2007年
随着手持设备的兴起和芯片对晶片测试的要求越来越高,内建自测试的功耗问题引起了越来越多人的关注。文章对目前内建自测试的可测性设计技术进行了分析,并提出了折叠种子优化降低节点峰值功耗的模型,通过调整种子结构和测试向量的相关性的办法来避免过高的SoC测试峰值功耗。采取了屏蔽无效测试模式生成、提高应用测试向量之间的相关性以及并行加载向量等综合手段来控制测试应用,使得测试时测试向量的输入跳变显著降低,从而大幅度降低节点的峰值功耗。实验结果表明,该方案可以有效地避免BIST并行执行可能带来的过高峰值功耗。
刘建军刘伟康跃明
关键词:内建自测试可测性设计片上系统
集成电路低峰值功耗研究
2007年
随着手持设备的兴起和芯片对晶片测试越来越高的要求,内建自测试的功耗问题引起了越来越多人的关注。本文对目前内建自测试的可测性设计技术进行了分析,并提出了折叠种子优化降低节点峰值功耗模型,通过调整种子结构和测试向量的相关性的办法来避免过高的SoC测试峰值功耗。采取了屏蔽无效测试模式生成、提高应用测试向量之间的相关性以及并行加载向量等综合手段来控制测试应用,使得测试时测试向量的输入跳变显著降低,从而大幅度降低节点的峰值功耗。实验结果表明,该方案可以有效地避免BIST并行执行可能带来的过高峰值功耗。
康跃明刘建军刘伟
关键词:集成电路内建自测试测试向量可测性设计
共1页<1>
聚类工具0