您的位置: 专家智库 > >

文献类型

  • 3篇期刊文章
  • 2篇会议论文
  • 1篇学位论文

领域

  • 6篇电子电信

主题

  • 5篇比特
  • 4篇多比特
  • 3篇转换器
  • 2篇电路
  • 2篇调制
  • 2篇调制器
  • 2篇模数转换
  • 2篇模数转换器
  • 2篇CMOS
  • 1篇单级
  • 1篇低功耗
  • 1篇低功耗设计
  • 1篇低频低压
  • 1篇低压
  • 1篇电路结构
  • 1篇电路模拟
  • 1篇电路设计
  • 1篇亚阈值
  • 1篇亚阈值特性
  • 1篇晶体管

机构

  • 6篇复旦大学
  • 1篇普林斯顿大学

作者

  • 6篇王正宏
  • 5篇凌燮亭
  • 1篇胡波
  • 1篇王晓峰

传媒

  • 2篇电子学报
  • 2篇中国电子学会...
  • 1篇Journa...

年份

  • 1篇2004
  • 5篇2001
6 条 记 录,以下是 1-6
排序方式:
1.5伏10比特CMOS逐次比较ADC的设计
低压低功耗的ADC是便携数模混合设备中的一个主要组成部分.本文介绍了一个1.5V电源,10-bit精度,1V动态范围的逐次比较ADC.
凌燮亭王正宏
关键词:电路结构CMOSADCA/D转换器
文献传递
CMOS亚阈值特性的低频低压微功耗电路的设计与模拟被引量:4
2001年
工作在亚阈值状态的MOS晶体管具有极小的工作电流和类似于双极型晶体管的指数特性 ,因此适合于实现微功耗的外部线性内部非线性电流型电路 .为了适合于低电源电压的运用 ,本文给出了一种新型的电流型四象限乘法器以及滤波器 ,振荡器等基本单元电路 ,并利用标准 0 6
王正宏凌燮亭
关键词:CMOS晶体管亚阈值特性电路设计电路模拟
单级多比特增量-总和调制器中的新结构与新算法
该文针对单级多比特增量-总和调制器设计中存在的主要问题,在以下两方面进行了深入研究:1.提出了一种适合于单级多比特调制器的新结构:降噪环路(NRL-Noise-ReducingLoop).利用这个结构,人们可以利用较少比...
王正宏
关键词:调制器低功耗设计
文献传递
多比特增量—总和调制器中的降噪环路
在单级多比特增量-总和调制器中,量化器的规划是与其比特数成指数增长的,当比特数增加时,量化器会很快变得难以实现.本文提出了一种新结构:降噪环路(Noise-Reducing Loop),能够利用较少比特的量化器获得较多比...
王正宏凌燮亭
文献传递
多比特增量-总和调制器中的降噪环路
2001年
在单级多比特增量 总和调制器中 ,量化器的规模是与其比特数成指数增长的 ,当比特数增加时 ,量化器会很快变得难以实现 .本文提出了一种新结构 :降噪环路 (Noise ReducingLoop) ,能够利用较少比特的量化器获得较多比特量化器的效果 ,在获得高信噪比的同时 ,大大地减小了电路规模 .在此基础上应用动态量化 (DynamicQuantiza tion)算法 。
王正宏凌燮亭
新的多比特增量-总和调制器结构
2004年
在单级多比特Σ Δ(增量 总和 )调制电路中 ,内部的ADC和DAC的结构规模和精度都会对调制器的性能有很大的影响 .文中探讨能够减小内部ADC量化器规模的调制器新结构 。
王晓峰王正宏胡波凌燮亭
关键词:模数转换器
共1页<1>
聚类工具0