李煜璟
- 作品数:10 被引量:0H指数:0
- 供职机构:中国电子科技集团第二十四研究所更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 带相位偏移调制功能分时交替实现的DDS系统
- 本发明涉及一种带相位偏移调制功能分时交替实现的DDS系统。本发明在常规相幅转换器前加入了一个相位偏移量,为DDS提供了相位调制功能,它不但可为通信系统提供多种相位调制方式,还能在相位发生偏移的时候,及时通过相位偏移调制来...
- 李煜璟余金山张瑞涛张俊安付东兵李儒章陈光炳
- 文献传递
- 主从式SOC芯片低功耗控制电路
- 本发明提供一种主从式SOC芯片低功耗控制电路,包括控制器、片外CPU和SOC芯片内的片内CPU,控制器分别与片外CPU和所述片内CPU连接,用于根据片外CPU和/或片内CPU输出的配置信息,针对配置信息中的每个配置对象分...
- 付驿如刘林涛雷昕刘伦才李煜璟
- 文献传递
- 一种高速数据接收同步电路的设计
- 2010年
- 介绍了一种高速数据接收同步技术,用以解决在高速、超高速情况下数据同步困难的问题。随着电路工作频率的提升,数据的稳定有效周期变得越来越短,对采样时钟的时序要求也越来越高,特别是由于工艺波动、温度变化等原因,数据与时钟的相位关系发生变化,导致时钟采样时发生误码,电路不能正常工作。采用该数据接收同步技术,可以将时钟采样设置为最佳时序,并且当时钟与数据相位关系变化时,能自动对时钟相位进行调节,重新回到最佳时序,从而大大提高数据接收的可靠性。
- 刘军杨毓军傅东兵张瑞涛李煜璟
- 关键词:数据接收同步电路高速电路
- 主从式SOC芯片低功耗控制电路
- 本发明提供一种主从式SOC芯片低功耗控制电路,包括控制器、片外CPU和SOC芯片内的片内CPU,控制器分别与片外CPU和所述片内CPU连接,用于根据片外CPU和/或片内CPU输出的配置信息,针对配置信息中的每个配置对象分...
- 付驿如刘林涛雷昕刘伦才李煜璟
- 减小输出信号时域不连续的DDS调制系统
- 本发明涉及一种减小输出信号时域不连续的DDS调制系统。本发明的DDS调制系统引入3个缓冲逻辑、1个溢出自动检测逻辑、1个MUX开关和1个DEMUX开关。由于在输入选择路由逻辑输出的频率、相位、幅度控制字后分别加入由溢出自...
- 张瑞涛余金山李煜璟张俊安付东兵李儒章陈光炳
- 文献传递
- 一种可由SPI配置数字域时钟相位的DDS系统
- 本发明涉及一种可由SPI配置数字域时钟相位的DDS系统,在常规DDS系统的数字域中增加一个SPI灵活配置的时钟延迟模块,通过控制数字域时钟延迟来控制DDS系统数字域输出数据的延迟时间,从而可以调节数字域输出信号与模拟域M...
- 李煜璟雷昕崔帆
- 减小输出信号时域不连续的DDS调制系统
- 本发明涉及一种减小输出信号时域不连续的DDS调制系统。本发明的DDS调制系统引入3个缓冲逻辑、1个溢出自动检测逻辑、1个MUX开关和1个DEMUX开关。由于在输入选择路由逻辑输出的频率、相位、幅度控制字后分别加入由溢出自...
- 张瑞涛余金山李煜璟张俊安付东兵李儒章陈光炳
- 一种可由SPI配置数字域时钟相位的DDS系统
- 本发明涉及一种可由SPI配置数字域时钟相位的DDS系统,在常规DDS系统的数字域中增加一个SPI灵活配置的时钟延迟模块,通过控制数字域时钟延迟来控制DDS系统数字域输出数据的延迟时间,从而可以调节数字域输出信号与模拟域M...
- 李煜璟雷昕崔帆
- 文献传递
- 带相位偏移调制功能分时交替实现的DDS系统
- 本发明涉及一种带相位偏移调制功能分时交替实现的DDS系统。本发明在常规相幅转换器前加入了一个相位偏移量,为DDS提供了相位调制功能,它不但可为通信系统提供多种相位调制方式,还能在相位发生偏移的时候,及时通过相位偏移调制来...
- 李煜璟余金山张瑞涛张俊安付东兵李儒章陈光炳
- 基于SiSoC处理器的SoC设计的FPGA原型验证
- 提出了一种以FPGA为平台,对基于SiSoC处理器的SoC设计进行功能验证的方法。基于SiSoC处理器的SoC设计采用MBA总线作为片上总线,将SiSoC处理器与各个IP核以及外部存储子系统相连接。基于FPGA的验证平台...
- 黄旭刘林涛李煜璟刘伦才黄晓宗
- 关键词:片上系统现场可编程门阵列