您的位置: 专家智库 > >

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇电路
  • 1篇电感电容压控...
  • 1篇电路设计
  • 1篇压控
  • 1篇压控振荡器
  • 1篇硬件
  • 1篇硬件设计
  • 1篇运算放大器
  • 1篇运算放大器设...
  • 1篇噪声
  • 1篇增益
  • 1篇增益自举
  • 1篇振荡器
  • 1篇数字存储
  • 1篇数字存储器
  • 1篇自举
  • 1篇系统硬件
  • 1篇系统硬件设计
  • 1篇相位
  • 1篇相位噪声

机构

  • 3篇桂林电子科技...

作者

  • 3篇段吉海
  • 3篇李石林
  • 2篇邓翔
  • 1篇杨丽燕
  • 1篇晋良念
  • 1篇谢跃雷
  • 1篇谢志伟

传媒

  • 1篇电视技术
  • 1篇微电子学
  • 1篇桂林电子科技...

年份

  • 3篇2012
3 条 记 录,以下是 1-3
排序方式:
基于FPGA的数字存储系统硬件设计被引量:1
2012年
数字存储器可以完成数据采集、数据存储等功能,具有很广泛的应用前景。论述了以Altera高性能FPGA-EPC3C40F484I7为核心处理器的高速信号数字存储系统的硬件设计原理以及基于FPGA的数字存储系统硬件设计实现技术。详细阐述了系统架构以及各功能模块,给出了各模块硬件外围接口的连接图,重点分析了DDR2接口电路设计中的几个关键问题,并结合实际设计中遇到的问题给出了解决方法。该数字存储系统可以用于高速宽频信号的存储等方面。
李石林段吉海晋良念谢跃雷
关键词:数字存储器高速电路设计DDR2
用于流水线型ADC的运算放大器设计
2012年
基于0.18μm CMOS工艺设计了一个用于流水线型ADC的全差分运算放大器,提出简化的等效模型,推导得到其传输函数,分析影响直流增益和频率特性的关键因素,优化关键节点处MOS尺寸与次极点位置,以取得较高增益和较大单位增益带宽。仿真结果表明,在1.8V电源电压下,所设计的运算放大器在负载为4pF时,直流增益为123dB,单位增益带宽为860MHz,相位裕度为68°,能满足14位、50MHz以上流水线ADC的需要。
谢志伟段吉海邓翔李石林
关键词:增益自举共源共栅
5GHz0.18μm CMOS宽带LC VCO被引量:3
2012年
采用0.18μm RF CMOS工艺,设计了一个5GHz的宽带电感电容压控振荡器。该压控振荡器的电路结构选用互补交叉耦合型,采用噪声滤波技术降低相位噪声,并采用开关电容阵列扩展其调谐范围。后仿真结果表明,实现了4.44~5.44GHz的宽调谐。振荡器的电源电压为1.8V,工作电流为2.78mA,版图面积为0.37mm2。
邓翔段吉海杨丽燕李石林
关键词:电感电容压控振荡器CMOS电路相位噪声
共1页<1>
聚类工具0