您的位置: 专家智库 > >

张爱华

作品数:6 被引量:17H指数:3
供职机构:宁波大学信息科学与工程学院电路与系统研究所更多>>
发文基金:浙江省自然科学基金国家自然科学基金宁波市自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 5篇期刊文章
  • 1篇会议论文

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 6篇低功耗
  • 6篇功耗
  • 2篇电路
  • 2篇电路设计
  • 2篇异或门
  • 2篇全加器
  • 1篇低功耗CMO...
  • 1篇异或
  • 1篇优化设计
  • 1篇全摆幅
  • 1篇晶体管
  • 1篇加法器
  • 1篇摆幅
  • 1篇XOR

机构

  • 6篇宁波大学

作者

  • 6篇夏银水
  • 6篇张爱华
  • 1篇许亮

传媒

  • 2篇浙江大学学报...
  • 1篇自然科学进展
  • 1篇微电子学
  • 1篇宁波大学学报...
  • 1篇中国第二十届...

年份

  • 3篇2008
  • 2篇2007
  • 1篇2006
6 条 记 录,以下是 1-6
排序方式:
基于传输逻辑的低功耗异或门的设计
在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计。因本文电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力。经PSPICE模拟表明,与已发表的电路相比,本文设计在三种不同的电源电压下,其...
张爱华夏银水
关键词:电路设计
文献传递
低功耗全加器的电路设计被引量:4
2008年
在对现有全加器电路研究分析的基础上,提出了基于传输管逻辑的低功耗全加器.所建议的电路采用对称结构平衡电路延迟,削减了毛刺,降低了功耗.采用TSMC0.24μmCMOS工艺器件参数情况下,对所设计的低功耗全加器进行PSPICE模拟.模拟结果表明,在3.3V和1.8V电源电压下,与已发表的全加器相比,所建议的全加器电路功耗改进可分别高达58.3%和60.8%.
张爱华夏银水
关键词:低功耗全加器
低功耗CMOS同或门的设计被引量:1
2006年
讨论了现有异或门/同或(XOR/XNOR)门的设计,指出了基于不同逻辑类型设计的门电路的优缺点.考虑到基于CMOS设计的XNOR门相对于其他逻辑门在各方面的优点,重点分析了CMOS XNOR门结构对门电路性能的影响.提出了一个新颖的CMOS同或门电路.经PSPICE仿真模拟表明,新设计在没有增加管子数的前提下,改善了门电路的性能.将新设计应用到全加器的设计中,其功耗和功耗延迟积的改进分别达到了9.9%和11.6%.
张爱华夏银水
关键词:低功耗加法器
低功耗三输入异或(XOR)门被引量:1
2008年
基于常用三输入异或(XOR)门实现方法的分析,设计了一种新的基于晶体管级的三输入XOR门电路.与已公开发表的典型电路相比较,文中所建议的电路具有低功耗和低功耗延迟积(PDP)的特性.
夏银水张爱华许亮
关键词:低功耗
面向低功耗的全加器优化设计被引量:7
2007年
在对现有全加器电路研究分析的基础上,提出了基于传输管逻辑的低功耗全加器。电路采用对称结构,平衡了电路延迟,消除了毛刺,降低了功耗。经PSPICE在0.24μm工艺下模拟仿真,与已发表的全加器电路的性能进行比较。测试结果表明,改进的新全加器功耗可减小77.5%,同时能耗也是最低的。
张爱华夏银水
关键词:低功耗全加器
低功耗异或门的设计被引量:4
2008年
在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计.电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗.在5、3.3、1.8 V电源下,经PSPICE在0.24μm工艺下模拟,与已发表的异或门电路设计相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势.
张爱华夏银水
关键词:低功耗异或门全摆幅
共1页<1>
聚类工具0