您的位置: 专家智库 > >

陈迅

作品数:21 被引量:15H指数:2
供职机构:解放军信息工程大学更多>>
发文基金:国家高技术研究发展计划国家自然科学基金国家留学基金更多>>
相关领域:自动化与计算机技术电子电信文化科学更多>>

文献类型

  • 9篇期刊文章
  • 8篇会议论文
  • 2篇学位论文
  • 2篇专利

领域

  • 10篇自动化与计算...
  • 9篇电子电信
  • 1篇文化科学

主题

  • 6篇电路
  • 5篇现场可编程
  • 4篇阵列
  • 4篇FPGA
  • 4篇布线
  • 4篇布线算法
  • 4篇处理器
  • 3篇扇出
  • 3篇微处理器
  • 3篇密码
  • 3篇可编程逻辑
  • 3篇高性能
  • 2篇低功耗
  • 2篇电路设计
  • 2篇定制
  • 2篇信号
  • 2篇信号线
  • 2篇序列密码
  • 2篇移位器
  • 2篇前缀

机构

  • 15篇国防科学技术...
  • 7篇解放军信息工...
  • 1篇江南计算技术...

作者

  • 21篇陈迅
  • 8篇张民选
  • 5篇李少青
  • 4篇戴紫彬
  • 3篇常忠祥
  • 3篇李伟
  • 3篇陈韬
  • 2篇马超
  • 2篇衣晓飞
  • 2篇邢座程
  • 2篇张鹏
  • 2篇南龙梅
  • 2篇陈建梅
  • 2篇王延宁
  • 1篇徐金甫
  • 1篇任秀江
  • 1篇谭全林
  • 1篇姜晶菲
  • 1篇冯超超
  • 1篇梁斌

传媒

  • 3篇微电子学与计...
  • 3篇第十一届计算...
  • 1篇Journa...
  • 1篇电子技术应用
  • 1篇上海交通大学...
  • 1篇国防科技大学...
  • 1篇计算机应用与...
  • 1篇计算机工程与...
  • 1篇第十二届计算...
  • 1篇第十五届计算...
  • 1篇第九届计算机...

年份

  • 1篇2017
  • 1篇2015
  • 2篇2014
  • 2篇2013
  • 4篇2011
  • 2篇2009
  • 3篇2008
  • 3篇2007
  • 2篇2005
  • 1篇2004
21 条 记 录,以下是 1-10
排序方式:
面向FPGA设计及应用的EDA关键技术研究
在过去的半个世纪里,现场可编程门阵列FPGA逐渐成为数字电路实现的一种主流设计方法。与专用集成电路ASIC设计方法不同,FPGA设计有着可以避免一次性工程费用NRE以及上市时间短的优点,但是它所实现电路的规模、速度、和功...
陈迅
关键词:现场可编程门阵列可制造性设计
文献传递
一种改进的非线性布尔函数硬件设计与实现被引量:3
2014年
针对序列密码算法中非线性布尔函数硬件实现资源占用大、结构复杂等问题,深入分析shannon分解定理及布尔函数的操作特征,设计处理布尔函数运算的基本结构—高级可编程逻辑单元。在此基础上提出了高次非线性布尔函数处理架构并对算法进行了适配。架构的性能分析表明,与传统方式相比,该架构对非线性布尔函数具有良好的适配性且资源消耗降低25%。
纪祥君陈迅戴紫彬常忠祥张鹏
关键词:序列密码
延迟驱动的FPGA高扇出信号线快速布线算法
采用基本Pathfinder布线器对延迟驱动的FPGA高扇出信号进行布线,大部分时间会用于初始化寻路的优先级队列,而初始化工作主要是将已得到的布线树中的布线资源结点插入优先级队列。但是分析发现,并非所有被插入的资源结点对...
陈迅张民选
关键词:现场可编程逻辑阵列布线算法
文献传递
集成电路工程专业硕士实践教学组织实施方法研究
介绍了我单位集成电路工程专业硕士培养方向和实践教学构成,提出了一套包括课程实验、工程实践和毕业设计三个环节的实践教学组织实施方法。明确导师、教员、实验室各方责任,切实落实课程实验任务和目标;依托重大项目,做好工程实践,大...
严迎建郭朋飞陈迅
关键词:专业硕士实践教学
延迟驱动的FPGA高扇出信号线快速布线算法
2011年
采用基本的延迟驱动Pathfinder布线器对FPGA高扇出信号进行布线,大部分时间会用于初始化寻路的优先级队列,而初始化工作主要是将已得到的布线树中的布线资源结点插入优先级队列。但是分析发现,并非所有被插入的资源结点对布线都是有帮助的。因此提出了一种基于树剪枝的优先级队列初始化算法,这种算法对已有的布线树中的资源点进行筛选后再插入优先级队列。实验结果显示该算法能够取得5.23倍的队列初始化时间加速,在不损失算法结果质量的情况下获得1.55倍的布线加速。
陈迅张民选
关键词:现场可编程逻辑阵列布线算法
高速电路设计中的高扇入逻辑设计与实现
本文设计实现了两种动态高扇入电路结构,第一种结构将传统多米诺逻辑中的NMOS下拉网络分为多个块,有效地降低了动态节点的电容,并且不需要大尺寸的PMOS保持管,提高电路速度的同时降低功耗。第二种结构在分块的基础上,将时钟端...
冯超超陈迅衣晓飞
关键词:高速电路设计延时降低功耗
文献传递
基于互连网络的移位控制信息生成方法、电路和移位器
本发明提供了一种基于互连网络的移位控制信息生成方法、电路和移位器,所述方法包括:根据待移位数据输入互连网络的起始地址以及循环移位位数,计算待移位数据经过互连网络每一级目标控件组的移位指示信息;选择循环移位位数的最低位数值...
戴紫彬李伟陈韬马超常忠祥南龙梅陈迅
An Improved High Fan-in Domino Circuit for High Performance Microprocessors
2008年
An improved high fan-in domino circuit is proposed. The nMOS pull-down network of the circuit is divided into several blocks to reduce the capacitance of the dynamic node and each block only needs a small keeper transistor to maintain the noise margin. Because we omit the footer transistor, the circuit has better performance than the standard domino circuit. A 64-input OR-gate implemented with the structure is simulated using HSPICE under typical conditions of 0.13μm CMOS technology. The average delay of the circuit is 63.9ps, the average power dissipation is 32.4μW, and the area is l15μm^2. Compared to compound domino logic, the proposed circuit can reduce delay and power dissipation by 55% and 38%, respectively.
冯超超陈迅衣晓飞张民选
基于指令前缀的专用VLIW压缩技术研究与实现被引量:2
2013年
指令槽空闲率高是VLIW处理器一直面临的问题。通过对专用VLIW处理器架构及其应用程序进行分析,提出了VLIW指令前缀压缩技术。该技术通过删除各个指令字中无效的指令槽操作来对VLIW指令字进行压缩。同时设计了解压缩电路,对压缩代码进行解压缩处理。实验结果表明,该技术能够以较小的面积代价换取约47.2%的指令存储器面积的节省。
姬忠宁陈迅徐金甫张鹏
高速逻辑设计方法研究及实例
深亚微米工艺下的高速逻辑设计是一个挑战,本文对大规模集成电路设计方法进行了研究,根据高速逻辑设计的需要对传统的大规模集成电路设计流程作了改进补充,并提出了高速逻辑优化设计方法。从工程实践的实际出发,本文对优化设计中需要注...
任秀江李少青陈迅李勇
关键词:优化设计大规模集成电路
文献传递
共3页<123>
聚类工具0