周多
- 作品数:6 被引量:2H指数:1
- 供职机构:上海大学通信与信息工程学院上海市特种光纤与光接入网重点实验室更多>>
- 发文基金:上海市教育委员会重点学科基金国家高技术研究发展计划更多>>
- 相关领域:电子电信交通运输工程机械工程矿业工程更多>>
- 多芯核三维芯片的拓扑系统和数据包路由方法
- 本发明涉及一种多芯核三维芯片的拓扑系统和数据包路由方法。本系统是为缩减片上通信路径,提高网络数据吞吐而设计的系统,由n个路由器层、n+1个芯核层、2n个层间互连层组成,其中路由器层和芯核层交错层叠排布,路由器层和芯核层之...
- 周多张金艺周文强刘江
- 文献传递
- 片上网络分组混合并行仲裁器的设计被引量:2
- 2015年
- 提出了适用于二维或三维片上网络的分组混合并行仲裁策略,该策略对仲裁输入请求个数进行分组处理并实现了并行计算,同时结合了matrix和round robin两种仲裁策略各自的优势.基于此策略,提出了2种分组混合并行仲裁器,有效地改善了片上网络仲裁器在延时、最大工作频率、占用芯片资源等方面的性能指标.
- 周文强张金艺周多刘江
- 关键词:片上网络并行计算参数化设计VERILOGHDL
- 三维片上网络最短路径令牌式路由算法
- 2015年
- 目前,常用的一些三维片上网络(3D NoC)路由算法在路由路径最短和路由路径多样性两方面只能保证其一个,二者不能很好地兼顾.针对这些不足,设计了两种既能保证路由路径最短,同时也能保证路由路径多样性的三维片上网络最短路径令牌式路由算法,分别是适用于3D Mesh结构的3D-Mesh-MPT路由算法和适用于3DTorus结构的3D-Torus-MPT路由算法.两种算法在路由过程中总是选择最短的路径进行路由,同时路由器输出端口的选择由算法中令牌的分配情况而定,保证了路径的多样性.采用Verilog HDL实现了这两种三维片上网络路由算法,同时,为了提高算法的灵活性,设计时采用了参数化设计.实验结果表明,设计的两种算法具有较低的资源利用率,在FPGA主要资源Slice Registers、Slice LUTs以及Occupied slices等方面的利用率分别均不到0.3‰、1.4‰、3.5‰.在延时方面,两种算法的最大输出延时均在7.3~7.6ns之间.另外,两种算法的功耗随频率变化的趋势和理论分析一致,呈现低功耗的特点.
- 周文强张金艺周多刘江
- 关键词:NOC最短路径多样性参数化设计
- 矿用蓄电池电机车关键技术的研发与应用
- 郑昌陆宋文祥孙世国陶建平丁晓娟周多杨涛陈旭昌何顺席王建新龙宏江吴辉黄友锐王福连郑益飞
- 1、所属科学技术领域:“矿用蓄电池电机车关键技术的研发与应用”成果属电力电子与电力传动技术领域,应用于矿山安全机电运输保障系统。2、项目背景:矿用蓄电池电机车是矿山特别是煤矿生产的重要辅助运输工具,全国80%左右的矿井使...
- 关键词:
- 关键词:蓄电池电机车矿用电机车永磁同步电动机
- 应用于图像传输系统的PCI接口卡设计
- 本论文在研究PCI总线协议和集成电路设计技术的基础上,采用Altera公司的FPGA产品完成了PCI接口电路的设计,并制作了用于图像抓取/发送的硬件板卡。通过硬件板卡的实现,使基于FPGA设计的接口电路得到验证,并在实际...
- 周多
- 关键词:图像传输接口卡设计微电子学固体电子学PCI总线协议接口电路设计
- 文献传递
- 一种结合路由器旁路通道的低延迟NoC容错机制
- 2015年
- 提出一种结合路由器旁路通道的低延迟NoC容错机制,该机制首先在路由器内部增加了旁路通道和检错装置,来实现NoC的容错;其次在容错路由算法中引入了多级拥塞控制的理念,来降低NoC的网络延迟.通过使用NIRGAM平台进行仿真,实验结果表明,所提出的容错路由算法与ASL-XY算法以及低延迟可靠传输算法相比,网络平均延迟有明显的降低,并且随着数据包注入速率的增大,并且此算法的网络平均延迟增长率要明显缓于其他两种算法.
- 刘江张金艺周多周文强
- 关键词:片上网络容错低延迟路由器