您的位置: 专家智库 > >

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇杂散
  • 2篇频率源
  • 1篇噪声
  • 1篇锁相
  • 1篇锁相环
  • 1篇跳频
  • 1篇跳频源
  • 1篇频率综合器
  • 1篇综合器
  • 1篇相位
  • 1篇相位噪声
  • 1篇滤波器
  • 1篇滤波器组
  • 1篇宽带
  • 1篇倍频
  • 1篇倍频器
  • 1篇本振
  • 1篇本振泄漏
  • 1篇S波段

机构

  • 2篇中国电子科技...
  • 2篇中国电子科技...
  • 1篇中国电子科技...

作者

  • 3篇葛枫
  • 3篇孙婷婷
  • 2篇刘玲玲
  • 2篇王自力
  • 1篇李多
  • 1篇刘文其
  • 1篇李娇娇
  • 1篇宋鹏

传媒

  • 1篇低温与超导
  • 1篇电子器件
  • 1篇电子元件与材...

年份

  • 2篇2017
  • 1篇2016
3 条 记 录,以下是 1-3
排序方式:
宽带频率综合器设计中杂散问题研究
2017年
频率综合组件的杂散指标影响着整个系统的工作性能。详细介绍一款工作跨X-K波段,带宽9 GHz的频率综合器设计过程中的杂波抑制的解决措施。该款宽带频率综合器的设计包含了锁相、倍频、混频等频综设计主要常用技术,频带拓展主要采用开关滤波器组来实现。方案中电路设计比较复杂,外加控制电路的数字信号干扰,杂散指标一直是调试过程中的瓶颈问题。该频综的杂散主要包含本振泄漏、高次谐波、交调信号以及数字电路的干扰等。通过实验分析,找到杂散的来源,给出解决方法。该频综的设计杂波抑制要求–60 dBc,通过反复调试程序及电路,实现了系统指标要求,9 GHz工作带宽内杂散抑制达到–65 dBc。
刘玲玲王自力葛枫孙婷婷
关键词:频率综合器宽带杂散本振泄漏
一种S波段跳频源的设计
2017年
为某项目设计一款频率在2 GHz^3 GHz宽带跳频源,频率间隔为1 MHz,跳频点数为1 001点。该跳频源要求相位噪声小于-100 dBc@1 kHz,杂散优于60 dB。分析指标和软件仿真计算,采用HITTITE公司的HMC830锁相芯片来实现该设计方案。采用HITTITE公司的PLL仿真设计软件对环路滤波器进行优化设计后应用到实际电路中,使得该芯片在-55℃到+85℃均可稳定工作。通过外接串口通信控制模块,实现频率的跳变。最终该设计的实物测试相位噪声、杂散指标均优于目标值。测试得到该频率源相位噪声可达到-100 dBc/Hz@1 kHz,杂散指标能够达到-70 dB。
刘玲玲王自力葛枫孙婷婷
关键词:频率源锁相环杂散
低温接收机用低相噪频率源
2016年
介绍了实现P波段低相噪点频源的两种方法,分别分析倍频和锁相两种方法的基本原理,给出了实现电路形式,并测试两种电路的相位噪声,分别为-119.8d Bc/Hz@1k Hz和-114.6d Bc/Hz@1k Hz,对比了两种实现方法优劣。
张广场葛枫刘文其孙婷婷李娇娇宋鹏李多
关键词:相位噪声频率源倍频器
共1页<1>
聚类工具0