您的位置: 专家智库 > >

郑乾

作品数:5 被引量:10H指数:3
供职机构:湖南大学物理与微电子科学学院更多>>
发文基金:湖南省科技计划项目国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 2篇学位论文

领域

  • 3篇电子电信
  • 3篇自动化与计算...

主题

  • 3篇总线
  • 2篇物理层
  • 1篇低功耗
  • 1篇电子学
  • 1篇调制
  • 1篇调制器
  • 1篇异步
  • 1篇异步FIFO
  • 1篇指令集
  • 1篇实时性
  • 1篇数据采集
  • 1篇频率补偿
  • 1篇频率合成器
  • 1篇嵌入式
  • 1篇嵌入式系统
  • 1篇子学
  • 1篇物理电子学
  • 1篇小数分频
  • 1篇小数分频频率...
  • 1篇芯片

机构

  • 4篇湖南大学
  • 2篇中国科学院微...
  • 1篇深圳大学
  • 1篇深圳市晶沛电...

作者

  • 5篇郑乾
  • 3篇晏敏
  • 2篇程呈
  • 2篇徐欢
  • 1篇杨红官
  • 1篇乔树山
  • 1篇赵建中
  • 1篇张锋
  • 1篇李优

传媒

  • 2篇计算机工程
  • 1篇湖南大学学报...

年份

  • 4篇2014
  • 1篇2006
5 条 记 录,以下是 1-5
排序方式:
小数分频频率合成器中Σ-Δ调制器设计与实现被引量:4
2014年
介绍了一种应用于小数分频频率合成器的Σ-Δ调制器的设计,该调制器采用三阶级联的MASH1-1-1结构,并利用流水线技术,提高了调制器的工作频率.电路设计采用Verilog HDL硬件描述语言实现,基于QuartusⅡ工具进行测试验证,结果表明,调制器最高工作频率为240.56MHz.最终采用SMIC 0.18μm CMOS工艺,完成了电路版图设计.芯片面积为34 148.5μm2,芯片总功耗为1.284mW,与传统设计相比,面积降低了31.23%,功耗降低了46.14%.
晏敏徐欢乔树山杨红官郑乾戴荣新程呈
关键词:调制器频率合成器CMOS
基于AHB总线的嵌入式中断控制器设计被引量:3
2014年
针对嵌入式系统集成度高、专用性强的特点,设计一种基于AHB总线的嵌入式中断控制器。采用AHB总线接口,增强中断控制器的通用性和可移植性,ARM处理器通过AHB总线访问中断寄存器,实现中断检测、响应、处理以及优先级的配置。该设计采用verilog-HDL语言编写,利用SMIC的0.18μm CMOS工艺进行逻辑电路综合和布局布线。测试结果表明,在正常工作条件下,该中断控制器的功耗为5.36 mW,在50 MHz时钟下完成一次中断操作最多需要0.7μs,可满足实时性和低功耗的要求。
晏敏戴荣新蔡益军徐欢郑乾程呈
关键词:嵌入式系统AHB总线实时性低功耗
基于PCI Express总线的物理编码子层设计
计算机平台的高速发展要求I//O总线技术升级,I//O带宽的需求则驱动着传统的并行总线向高速串行总线过渡。PCI Express作为高速串行总线的典型应用,是第三代通用I//O总线技术,是高性能计算发展的关键技术。对PC...
郑乾
关键词:物理层PIPE
基于PCIE2.0的物理层弹性缓冲器设计被引量:3
2014年
弹性缓冲器是PCIE,USB等高速串行总线物理层接收器的重要组成部分,用于物理层接收器中恢复时钟与本地时钟的频率补偿和相位同步,对信号的传输质量起着重要作用。基于PCIE2.0协议,采用存储器常半满的实现方式,设计一款深度、宽度均为10的弹性缓冲器。该弹性缓冲器应用于PCIE2.0的物理层设计中,并采用SMIC 55nm CMOS工艺实现。芯片测试结果表明,该弹性缓冲器满足PCIE2.0协议的要求,可正常工作于500MHz的时钟频率下,实现恢复时钟与本地时钟的频率和相位补偿,保证了接收器正常接收数据。
郑乾晏敏赵建中李优张锋
关键词:频率补偿异步FIFO
基于FPGA的专用高速数据采集技术研究
随着电子学技术的飞速发展,高速PCI(PeripheralComponentInterconnect)总线和可编程逻辑芯片FPGA(fieldprogrammablegatearray)越来越多的应用于各个领域。PCI总...
郑乾
关键词:PCI总线可编程逻辑数据采集可编程逻辑芯片物理电子学
共1页<1>
聚类工具0