董岚
- 作品数:4 被引量:12H指数:2
- 供职机构:南京大学物理学院微电子设计研究所更多>>
- 发文基金:国家自然科学基金国家高技术研究发展计划广东省科技计划工业攻关项目更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 多处理器NoC仿真平台被引量:4
- 2009年
- 面向多媒体和无线通讯领域的多处理器片上系统(MPSoC)对通信带宽的要求与日俱增,于是片上网络(NoC)被提出来满足这种要求。在NoC设计初期,建立一个速度、精度满足要求,能支持设计空间探索的仿真平台显得尤为重要。采用SystemC建模和仿真环境,建立了一个完整的多处理器NoC仿真平台,包括处理器模型、通信结构模型、存储器模型和并行编程支持软件,并且提出了基于该平台的设计方法学和应用开发流程。在仿真平台支持下,面向各种应用的多处理器NoC设计空间探索和原型验证等研究变得不再困难。DCT、FFT和JPEG解码器三种算法被用来作为案例在该平台上实现,验证了以上提出的仿真平台及其设计方法学。
- 杨盛光李丽张宇昂王佳文董岚高明伦
- 关键词:多处理器系统芯片片上网络仿真平台设计方法学
- NoC架构片上多处理器系统性能探索被引量:1
- 2009年
- 采用SystemC建模和仿真环境建立了一款NoC系统级仿真平台,设计了3个实验分别用于建模3种典型应用(低计算/通信比、高计算/通信比和非独立任务),以定量模拟的方法对NoC架构MPSoC性能进行了详细的调研,并将其结果与总线架构MPSoC进行了对比分析.实验结果显示:NoC系统加速比与处理器数目呈线性关系,不受规模的影响,而总线系统则明显受到处理器数目的限制;共享存储资源成为NoC系统性能提升的限制,但可以通过采用分布式存储策略得到解决,而总线系统却无法克服其共享总线通信瓶颈.因此,在系统规模较大(N>12)时推荐采用NoC体系结构.
- 杨盛光李丽张宇昂董岚娄孝祥
- 关键词:NOC总线加速比
- 基于AMBA-AHB总线多核平台的JPEG解码被引量:5
- 2009年
- 随着半导体工艺技术的发展,在单一芯片上集成多个处理器核已成为可能,在高端应用需求的驱动下,片上多处理器系统(Multi-Processor System-On-a-Chip,MPSoC)为高度并行的计算和通信提供了一种可行的解决方案。本文首先描述了一种基于AMBA-AHB层次总线结构的片上多处理器系统硬件架构,然后以此为基础实现了2种并行化的JPEG解码算法。实验采用Altera Stratix II FPGA器件,整个系统运行在60 MHz的时钟频率下,与采用单个处理器实现的串行JPEG解码算法相比较,在集成了4个处理器核的MPSoC系统架构上实现的并行JPEG解码算法得到的最大加速比为2.23。
- 董岚李丽张宇昂
- 基于自身可信度的低复杂度LDPC码位翻转解码算法被引量:2
- 2008年
- 提出一种基于位翻转的低复杂度、便于硬件实现的LDPC码解码算法.该算法充分利用变量节点的本征信息来计算翻转判决函数,减少了对其它变量节点软信息的需求,因此大大降低了解码硬件实现的复杂度,同时保证翻转判决函数具有较高的可靠性.利用该算法,对RS-based LDPC码进行的仿真结果表明,改进算法的解码性能接近甚至略优于IMWBF算法.
- 张仲金高明伦沙金李丽董岚
- 关键词:LDPC码低复杂度