您的位置: 专家智库 > >

鲍丹

作品数:2 被引量:4H指数:1
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家重点实验室开放基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇VLSI实现
  • 2篇DTMB
  • 1篇译码
  • 1篇译码器
  • 1篇优化算法
  • 1篇NMS
  • 1篇QC-LDP...
  • 1篇SIMD
  • 1篇CMMB
  • 1篇LDPC
  • 1篇LDPC译码
  • 1篇LDPC译码...

机构

  • 2篇复旦大学

作者

  • 2篇曾晓洋
  • 2篇陈赟
  • 2篇向波
  • 2篇鲍丹
  • 1篇申睿
  • 1篇黄双渠

传媒

  • 2篇计算机研究与...

年份

  • 1篇2010
  • 1篇2009
2 条 记 录,以下是 1-2
排序方式:
基于TDMP优化算法的QC-LDPC译码器VLSI实现被引量:4
2009年
在对TDMP算法优化的基础上,提出了一种LDPC译码器VLSI架构和实现方法.与目前已经存在的LDPC译码器相比,这种实现方法的优势主要有:1)能够实现快速收敛,将译码迭代次数降低为经典方法的50%以下,进而降低功耗;2)用于存储中间置信信息的存储器使用量比传统方法减少50%以上,大大减少芯片面积;3)校验节点置信度更新采用归一化Min-Sum算法(NMS),降低计算复杂度,选取的校正因子保证了译码器的BER性能;4)充分利用校验矩阵的准循环特点,实现规整的芯片内部互连线,减小布线难度.用这种架构实现了符合中国数字电视地面传输标准(DTMB)的LDPC译码器:融合3种码率;芯片规模为58万门;时钟频率为100MHz,数据吞吐率为107Mbps.
鲍丹向波申睿陈赟曾晓洋
关键词:QC-LDPCNMSDTMB
基于SIMD结构的多标准LDPC译码器的VLSI实现
2010年
近年来,支持多标准的LDPC译码器已逐渐成为研究的热点.与传统译码器相比,所设计的LDPC译码器具有以下优点:1.实现了一个码率、码长可配置结构,进而可以支持多种标准;2.采用了一种改进型TPMP算法,使译码器的存储器容量大大减少,避免了因分块LDPC码的非规则性所造成的数据冲突问题;3.采用基于SIMD处理器的硬件结构,实现了硬件的高度规整性,易于芯片布局布线;4.设计了一个6级可配置流水线,可分时构造校验节点处理单元和变量节点处理单元,提高了硬件利用率和系统数据吞吐率.用这种架构实现了一个同时支持CMMB和DTMB两个标准的多标准LDPC译码器;芯片规模为75万门,时钟频率为220MHz,数据吞吐率为300Mbps.
黄双渠向波鲍丹陈赟曾晓洋
关键词:LDPCSIMDCMMBDTMB
共1页<1>
聚类工具0