赵守磊 作品数:5 被引量:7 H指数:2 供职机构: 山东大学信息科学与工程学院 更多>> 相关领域: 电子电信 自动化与计算机技术 更多>>
新型高精度大量程TDC核的设计与实现 被引量:4 2010年 提出一款新型高精度、大量程TDC(时间数字转换)IP核的系统级构架。采用基于门延时的精细计数与基于时钟的粗计数相结合的技术模式获得高精度、大量程的测控指标。在使用底层编辑器对影响TDC精度的环形延时链(RDL)进行仔细的手动布局得到相对布局宏(RPM)之后,完成了系统级建模、Verilog系统级设计、仿真及验证。最后,在Xilinx FPGA开发板Spartan 3E XC3S500E环境下实现并完成了系统级验证。验证结果表明:分辨率可达2.5 ns.通过仿真和测试显示,其精度与现有TDC精度相比,提高了70%,量程达到8 ms,计数结果稳定准确。 朱小兰 李惠军 赵守磊 郑熠 魏丽关键词:专用集成电路 集成电路设计 大量程 现场可编程门阵列 小尺寸超高频双极晶体管工艺及特性模拟 被引量:1 2008年 基于通信系统中射频电路设计的特殊要求,对小尺寸(基区宽度低于100nm)、超高频(特征频率高于15GHz)双极晶体管工艺制程和器件的物理特性进行了模拟,为工艺线流片进行可行性研究。该器件采用BiCMOS制程结构实现,在对小尺寸、超高频双极性器件物理模型进行详尽分析的基础上,实现了该器件工艺级(Sentaurus Process)及器件物理特性级(Sentaurus Device)的仿真,提出TCAD工艺及器件的一体化设计方案。模拟结果表明,在高频指标参数17GHz下,所得β值接近于80,满足设计要求。 赵守磊 李惠军 吴胜龙 刘岩关键词:小尺寸 双极器件 频率特性 VLSI低功耗设计与研究 随着集成电路工艺制程进入超深亚微米甚至纳米级,集成电路的功耗问题显得日益突出。同时国家节能减排政策的提出以及低碳环保观念的深入人心,使得超大规模集成电路(VLSI)低功耗设计变得越来越重要。本文分别完成了两个使用不同设计... 赵守磊关键词:超大规模集成电路 低功耗设计 动态电压 文献传递 时间数字转换(TDC)IP核设计与低功耗优化 被引量:2 2010年 时间数字转换系统用于功耗要求严格的超声波流量测控片上系统SOC(System On a Chip)。为此,提出了基于时间数字转换技术TDC(time-to-digital coversion)和时钟计数技术相结合的架构模式,并根据集成电路功耗来源与低功耗优化思路进行了门控时钟、门级电路功耗优化、多阈值电压低功耗优化。优化结果表明:以多阈值电压优化架构来降低系统级功耗,其效果比门控时钟优化的效果更为明显,功耗较优化前降低约30%,能满足本系统较严格的低功耗的设计要求。 郑熠 李惠军 赵守磊 朱小兰 魏丽关键词:专用集成电路 大量程 低功耗 基于SWB环境下的nm级NMOS虚拟优化 2008年 介绍了Synopsys Inc.推出的新一代(第五代)nm级TCAD仿真平台--Sentaurus Work-bench(SWB)的系统结构、基本功能及其优化功能,重点介绍了SWB的DOE及RSM优化机制。基于SWB环境实现了nm级NMOS集成化管芯的可制造性设计及优化。在对NMOS集成化管芯的设计过程中,围绕Vt进行了可制造性设计,利用DOE试验方法和RSM对Vt进行了优化,得到了阈值电压(Vt)和调阈值注入剂量(Vt_Dose)、能量(Vt_Energy)及抑制穿通注入剂量(PNCH_Dose)、能量(PNCH_Energy)之间的RSM响应表面关系。在此基础上,分析了Vt各影响因素与Vt之间的关系,从而指导了在Vt的设计过程中各个主要影响参数的选取。 吴胜龙 刘岩 赵守磊 李惠军 于英霞 张宪敏关键词:可制造性设计 集成电路