杨灿美 作品数:15 被引量:25 H指数:3 供职机构: 中国科学技术大学 更多>> 发文基金: 中国科学院战略性先导科技专项 国家科技重大专项 更多>> 相关领域: 自动化与计算机技术 电子电信 更多>>
基于PCIe总线的多路实时传输系统设计 被引量:3 2015年 针对多路图像数据的传输及处理带宽需求,使用Virtex-6 FPGA设计实现了基于PCIe总线的多路实时传输系统。该系统主要包括仲裁控制多设备对DDR3的访问,采用PCIe Bus Master DMA方式实现与PC之间的高速传输,以及对全双工传输过程中存在的拥堵问题进行优化。实验结果表明,该实时传输系统最高的传输速率可以达到单工写1 632 MB/s,读1 557 MB/s,全双工写1 478 MB/s,读1 439 MB/s,并且性能稳定,完全满足多路图像采集后的高速传输处理需求。 高俊 杨灿美 杜学亮关键词:PCIE 仲裁 DMA 一种维纳滤波图像复原算法的k值快速估计 被引量:7 2015年 当前对于运动模糊图像的复原技术受到越来越广泛的应用,在硬件上的实现逐渐成为一种趋势.对此从性价比的角度讨论了维纳滤波算法中的关键因素,针对k值的估计提出来一种新的高效循环算法.实验表明该算法能快速、准确地找到最佳k值,图像复原效果好,为硬件实现打下基础. 杜苗苗 杨灿美关键词:图像复原 维纳滤波 一种四核处理器系统共享单一程序存储器的方法 一种四核处理器系统共享单一程序存储器的方法,其结合了两种方法—使用双相时钟和存储器地址按奇偶序号分堆,四核处理器系统的四个处理器分别是Core0,Core1,Core2,Core3,它们在地址总线上对应的存储器访问地址为... 杨灿美 杨宏周文献传递 一种四核处理器系统共享单一程序存储器的方法 一种四核处理器系统共享单一程序存储器的方法,其结合了两种方法——使用双相时钟和存储器地址按奇偶序号分堆,四核处理器系统的四个处理器分别是Core0,Core1,Core2,Core3,它们在地址总线上对应的存储器访问地址... 杨灿美 杨宏周文献传递 一种基于随机计算的离散余弦变换实现方法及系统 本发明公开了一种基于随机计算的离散余弦变换实现方法及系统,其中,该方法包括:将图像变换单元(TU)与离散余弦变换(DCT)系数映射为预设范围内的小数,再将小数转化为随机序列;将所述随机序列转化为随机计算域序列,并利用随机... 张帅福 杨灿美文献传递 一种逐次逼近型模数转换器 本发明公开了一种逐次逼近型模数转换器,包含一个数模转换器,一个比较器,一个逐次逼近逻辑电路,一个时钟源;逐次逼近逻辑电路包括一个移位寄存器,一个数据寄存器。数据寄存器中的单元包含第一、第二、第三、第四晶体管,第一与第二电... 贺林 吕伟 杨家琪 罗多纳 杨灿美 林福江文献传递 一种降低OFDM系统PAPR的参数化整形脉冲 被引量:4 2014年 在应用脉冲整形(PS)技术降低OFDM系统PAPR的基础上,提出一种新颖的参数化的Nyquist脉冲称之为参数化正切脉冲,此脉冲包含的设计参数k可以根据系统滚降系数β自由调整,从而尽量降低系统的PAPR。仿真结果表明,相比于常见的升余弦脉冲和反转指数脉冲,新提出的脉冲在降低PAPR性能和保证BER性能方面优势明显,是一种灵活低复杂度的降低OFDM系统PAPR的脉冲整形方案。 杨宏周 杨灿美关键词:正交频分复用 峰均功率比 参数化 脉冲整形 基于IR-UWB系统的高速准循环LDPC编解码器设计 被引量:3 2015年 阐述了一种基于脉冲无线电超宽带(Impulse radio ultra-wideband,IR-UWB)系统的高速低密度奇偶校验码(Low density parity-check codes,LDPC)算法推导及其性能比较,分析了渐进添边算法(Progressive edge-growth,PEG)结合分块准循环(Quasi-cyclic,QC)的方式实现校验矩阵的构造以及单位阵(I矩阵)和Q矩阵作为子循环矩阵时的性能,并通过Matlab仿真的误比特曲线对算法进行分析。该LDPC解码器的设计采用一种基于变量因子的最小和(Minimum sum,MS)译码算法,硬件复杂度较低,在标准UWB衰弱信道中,误码率10-6下产生约3.2dB信噪损失。 曾辉 黄鲁 杨灿美关键词:低密度奇偶校验码 一种基于随机计算的离散余弦变换实现方法及系统 本发明公开了一种基于随机计算的离散余弦变换实现方法及系统,其中,该方法包括:将图像变换单元(TU)与离散余弦变换(DCT)系数映射为预设范围内的小数,再将小数转化为随机序列;将所述随机序列转化为随机计算域序列,并利用随机... 张帅福 杨灿美万兆以太网MAC的流量控制电路设计与实现 2016年 深入研究以太网组帧、传输的方式以及流量控制的原理,结合万兆以太网介质访问控制(XGMAC)64 bit数据并行处理的特点,针对PAUSE帧响应周期长、占用硬件资源多的问题,设计了一种精简的基于PAUSE帧的流量控制电路,在ISE中逻辑综合与仿真。验证结果表明,该电路可满足万兆以太网流量控制的要求。 杨莹 张琴 杨灿美 林福江关键词:万兆以太网 流量控制