王冬辉
- 作品数:5 被引量:10H指数:2
- 供职机构:上海交通大学更多>>
- 相关领域:电子电信更多>>
- 一种10位80 MS/s低功耗采样保持电路的设计被引量:2
- 2006年
- 给出了一种基于开关电容(SC)电路的10位80 MHz采样频率低功耗采样保持电路。它是为一个10位80 MS/s流水线结构A/D转换器的前端采样模块设计的。在TSMC 0.25μmCMOS工艺,2.5 V电源电压下,该电路的采样频率为80 MHz;在奈奎斯特频率采样时,无杂散动态范围(SFDR)为75.4 dB,SNDR为71.8 dB,ENOB为11.6,输入信号范围可达160 MHz(两倍采样频率),此时SFDR仍大于70 dB。该电路功耗为16.8 mW。
- 王冬辉戴庆元葛启健
- 关键词:采样保持低功耗运算跨导放大器
- 一种低电源电压带隙基准的设计被引量:4
- 2005年
- 设计了一种可以工作在1V电源电压下的CMOS带隙基准。普通的带隙基准是通过VBE(双极型晶体管的基极-发射极电压)和kVT(VT=k·T/q)的和来实现输出基准电平,由于器件本身的特性而决定了其输出电平一般在1.25V左右。本文的带隙基准通过两个分别正比于VBE和kVT和的电流的叠加来实现低电平输出。使用SMIC0.35um模型仿真,得该电路的输出电平为506mV。
- 王冬辉戴庆元葛启健
- 关键词:带隙基准低电压CMOS
- 0.25μm CMOS工艺10位100MHz流水线型ADC设计被引量:3
- 2006年
- 采用流水线结构完成了一个10位精度100MHz采样频率的模数转换器的设计。该模数转换器采用采样保持电路、8级1.5位和最后一级2位子模数转换器的结构,电路使用全差分和开关电容电路技术。芯片采用台积电(TSMC)0.25μmCMOS工艺,电路典型工作电压为2.5V,在室温下,输入信号为5MHz,采样频率100MHz时信号噪声失真比为59.7dB。
- 姜申飞戴庆元朱红卫陈美娜王冬辉
- 关键词:流水线模数转换器采样保持
- 高速低功耗模数转换器的设计
- 王冬辉
- 关键词:PIPELINED
- 一种用于流水线ADC的高速采样保持电路被引量:1
- 2008年
- 介绍了一种适用于10位80MS/s流水线模数转换器(Pipelined ADC)的采样/保持(S/H)电路。该电路为开关电容结构,以0.25μm CMOS工艺实现。采用栅源电压恒定的栅压自举开关和底极板采样技术,极大地减小了采样的非线性失真。基于该S/H电路的流水线A/D转换器在80MHz采样率下,输入信号为奈奎斯特频率时,无杂散动态范围(SFDR)为84.9dB,有效位数(ENOB)达到10位。
- 姜申飞戴庆元王冬辉赵懿
- 关键词:采样保持电路流水线模数转换器栅压自举开关共模反馈