您的位置: 专家智库 > >

陈文龙

作品数:1 被引量:3H指数:1
供职机构:南昌铁路局更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇自动化与计算...

主题

  • 1篇数据采集
  • 1篇可重构
  • 1篇功耗
  • 1篇FPGA

机构

  • 1篇杭州电子科技...
  • 1篇南昌铁路局

作者

  • 1篇熊志文
  • 1篇陈文龙
  • 1篇陈灵辉

传媒

  • 1篇计算机工程与...

年份

  • 1篇2009
1 条 记 录,以下是 1-1
排序方式:
基于可重构的高速并行数据采集系统的设计与实现被引量:3
2009年
本文介绍了一种基于可重构技术的高速并行数据采集系统的设计方案及实现方法。系统每个采集通道由一组A/D和双端RAM组成,多个采集通道模块组成多通道全并行采集系统;采用Altera公司的现场可编程门阵列(FPGA)EP1C6-8和软核CPU为数据处理与控制核心,异步双端RAM为数据缓冲区,USB控制器为CY7C68013。采集系统使数据采集、数据处理、数据传输并行执行,同时系统具有较强的容错能力。本文描述了设计方案的硬件和软件实现,实验表明系统具有高速、实时、能耗低、容错强等特点。
熊志文陈文龙陈灵辉
关键词:可重构FPGA功耗数据采集
共1页<1>
聚类工具0