您的位置: 专家智库 > >

文献类型

  • 8篇中文期刊文章

领域

  • 7篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇阵列
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇可编程门阵列
  • 2篇FPGA
  • 1篇电压
  • 1篇电压监控
  • 1篇容错
  • 1篇冗余
  • 1篇三模冗余
  • 1篇数字时钟
  • 1篇数字锁相
  • 1篇数字锁相环
  • 1篇锁相
  • 1篇锁相环
  • 1篇字时钟
  • 1篇最短路径
  • 1篇最短路径算法
  • 1篇芯片

机构

  • 8篇中国电子科技...

作者

  • 8篇裴志强
  • 4篇刘宝娟
  • 2篇冯海涛
  • 1篇周刚
  • 1篇关亚男
  • 1篇杨玉飞
  • 1篇宋玲
  • 1篇张斌
  • 1篇刘春芝
  • 1篇王雪峰
  • 1篇刘淼
  • 1篇贺玲

传媒

  • 8篇微处理机

年份

  • 2篇2012
  • 1篇2011
  • 1篇2009
  • 2篇2008
  • 1篇2007
  • 1篇2006
8 条 记 录,以下是 1-8
排序方式:
COMS电路的参数提取及模型建立被引量:1
2012年
静态时序分析是验证时序是否收敛的重要手段,但它需要准确的时序模型,尤其是全定制电路不能使用一般晶圆工厂提供的时序工艺库。这里介绍了使用synopsys公司的各种工具进行寄生参数的提取,瞬态分析和时序模型的建立,并以传输管为例,详细描述了建立查找表时序模型的流程。
冯海涛裴志强刘宝娟
关键词:静态时序分析
FPGA的空间容错技术研究被引量:4
2011年
基于SRAM的FPGA对于空间粒子辐射非常敏感,很容易产生软故障,所以对基于FP-GA的电子系统采取容错措施以防止此类故障的出现非常重要。通过对敏感电路使用三模冗余(TMR)方法并利用FPGA的动态可重构特性,可以有效的增强FPGA的抗单粒子性能,解决FPGA对因空间粒子辐射而形成的软故障。
裴志强周刚
关键词:容错
电压监控电路的研制被引量:3
2007年
介绍了微处理器电压监控电路的原理及设计方法。微处理器监控电路在微处理器系统中有效减少了监控系统电源和电池电压所需电路结构的复杂性和数量。与那些分立的集成电路元件和分散的结构相比,这种监控电路芯片对改进系统的可靠性和精确度有重要的意义。以监控门限为4.4V的电路为例对电路设计进行简单的介绍。
王雪峰张斌裴志强
关键词:电压监控复位版图设计
Actel FPGA芯片APA150研究与应用被引量:2
2008年
APA150型FPGA芯片是Actel公司ProASIC Plus系列中的一种,是基于flash结构的FPGA。主要介绍了APA150的器件特点,功能结构、设计开发环境以及简单应用。
宋玲裴志强刘宝娟
浅析封装腔体内自由粒子的产生及控制被引量:1
2008年
军品封装过程中,封装腔体内自由粒子的存在严重影响了封装的成品率,控制自由粒子的产生是提高封装成品率的主要解决办法。分析了封装腔体内自由粒子产生的多种可能原因,并针对这些原因提出了控制办法。
关亚男裴志强刘春芝贺玲
关键词:封装工艺
浅析基于Modelsim FLI接口的协同仿真被引量:1
2006年
介绍了如何利用modelsim提供的FLI(Foreign Language Interface)接口对VHDL设计文件进行协同仿真,给出了协同仿真的意义以及协同仿真的程序结构和系统结构。
裴志强刘淼
关键词:FPGA器件仿真软件
Dijkstra最短路径算法被引量:8
2009年
随着现场可编程门阵列(Field Programmable Gate Array,FPGA)技术的不断发展,FPGA以其研发周期短、研发成本低等优势,正在许多应用领域逐步替代ASIC产品。随着FPGA阵列规模的扩大和应用领域的广泛,其配套软件的布局布线算法对于改善FPGA性能的重要性越来越显著。对FPGA布线算法进行了深入的研究,介绍了迷宫矩阵的建立、改进的Dijkstra迷宫探索算法,实现基于布通率、最短路径、时序约束等各种布线要求的目的,使其更有效的提高了FPGA的性能。
裴志强冯海涛刘宝娟
关键词:最短路径算法
数字时钟锁相环的设计与实现被引量:1
2012年
数字锁相环电路已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。在高密度可编程逻辑器件(FPGA)中,根据实际要求,设计FPGA专用数字锁相环电路,可充分利用器件资源,同时把一些相关的数字电路组合在一起,不仅提高了系统的集成度和可靠性,降低了功耗,降低了成本,而且可以使电路性能得到明显改善。
裴志强杨玉飞刘宝娟
关键词:现场可编程门阵列模拟锁相环数字锁相环
共1页<1>
聚类工具0