您的位置: 专家智库 > >

戴强

作品数:9 被引量:5H指数:1
供职机构:解放军信息工程大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 9篇中文期刊文章

领域

  • 9篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇密码
  • 2篇冗余
  • 2篇复合域
  • 2篇S盒
  • 2篇AES
  • 2篇处理器
  • 1篇电路
  • 1篇电路优化
  • 1篇电路优化设计
  • 1篇调度
  • 1篇多核
  • 1篇延时
  • 1篇移位寄存器
  • 1篇映射
  • 1篇远程
  • 1篇远程证明
  • 1篇指令集
  • 1篇指令集扩展
  • 1篇指令级
  • 1篇任务调度

机构

  • 9篇解放军信息工...
  • 1篇复旦大学

作者

  • 9篇戴强
  • 8篇戴紫彬
  • 5篇李伟
  • 2篇常忠祥
  • 2篇张立朝
  • 1篇徐金甫
  • 1篇李军伟
  • 1篇刘楠
  • 1篇李功丽
  • 1篇曲思源
  • 1篇王寿成

传媒

  • 4篇计算机应用与...
  • 2篇电子学报
  • 1篇电子技术应用
  • 1篇小型微型计算...
  • 1篇计算机工程与...

年份

  • 1篇2019
  • 2篇2018
  • 2篇2017
  • 1篇2016
  • 1篇2015
  • 2篇2014
9 条 记 录,以下是 1-9
排序方式:
基于增强型延时感知CSE算法的AES S盒电路优化设计被引量:3
2019年
针对高级加密标准(AES) S-盒优化,提出了一种增强型延时感知公共项消除(CSE)算法.该算法能够在不同延时约束条件下优化多常数乘法运算电路,并给出从最小延时到最小面积全范围的面积-延时设计折中.采用该算法优化了基于冗余有限域算术的S盒实现电路,确定了延时最优、面积最优的两种S盒构造.实例优化结果表明所提出算法的优化效率高、优化结果整体延时小.所设计的S盒电路基于65nm CMOS工艺库综合,结果表明,对比于已有文献中S盒复合域实现电路,所提出面积最优S盒电路的面积-延时积最小,比目前最小面积与最短延时的S盒组合逻辑分别减少了17. 58%和19. 74%.
戴强戴紫彬李伟
关键词:S盒复合域
基于AXI总线的安全防火墙研究与设计
2017年
为了增强So C的总线访问安全,阻止非法地址的访问行为,提出了基于AXI总线的分布式安全总线防火墙架构。针对不同的任务制定了多级可动态更新的安全策略,设计了具有较低延时的高速总线防火墙接口,增加了安全更新模块来保证策略配置与更新安全,结合系统的任务管理机制实现了面向多任务处理的任务隔离机制。实验结果表明,该防火墙的传输延时小、资源消耗少,可实现任务隔离。
刘志强徐金甫戴强李军伟
关键词:防火墙
面向流密码的反馈移位寄存器专用指令集扩展
2014年
反馈移位寄存器是众多流密码算法的核心部件,加快反馈移位寄存器操作是提高流密码处理速度的关键.为提高传统流密码算法中反馈移位寄存器软件实现性能,在分析通用微处理器上反馈移位操作特征的基础上,设计了相应的反馈移位寄存器RISC扩展指令和灵活高效的硬件支持单元,构建了基于NIOSⅡ的SOPC测试平台,测试结果表明,使用扩展指令后,通用微处理器上反馈移位操作性能最大提高7.5倍,而流密码算法软件实现性能也随之提高了3~4倍.
戴强戴紫彬张立朝
关键词:流密码反馈移位寄存器指令集扩展
SHA-2算法在多核密码处理器上的实现研究被引量:1
2016年
为了找出一种适合多核密码处理器的SHA-2算法高速实现方式,提高SHA-2算法在多核密码处理器上的执行速度。首先研究SHA-256、SHA-512算法在密码处理器上的实现方式,并研究多核密码处理器的结构特点与数据传输方式,分析SHA-2算法在多核上的高速实现原理。然后对SHA-2算法进行任务划分,提出SHA-2在多核密码处理器上的调度与映射算法并使用软件实现调度算法。在ASIC上的仿真验证结果表明,经优化后的SHA-2算法在多核上并行执行吞吐率有了较大提升,满足性能上的需求。
曲思源戴紫彬李伟戴强
关键词:多核密码处理器
基于冗余有限域算术的AES S盒高效故障检测方案
2018年
为使AES S盒的多奇偶校验故障检测方案具备预期故障检测能力,提出了由预期故障覆盖率确定预测奇偶总数的参数计算模型.根据模型确定的预测奇偶总数,为基于冗余有限域算术的S盒定制了两种多分块多奇偶校验的故障检测方案.推导优化了各分块预测奇偶计算公式,并通过穷举搜索找到了使整个电路结构最优的多项式系数与映射矩阵.仿真结果表明两种方案的随机多故障覆盖率均约为97%,验证了参数计算模型的有效性,突发故障覆盖率分别约为61. 8%、76. 3%,优于已有文献中大部分故障检测方案.综合结果表明,对比于已有文献中具有相似故障检测能力的故障检测S盒电路,所设计电路的面积-延时积最小.
戴强戴紫彬李伟
关键词:AESS盒复合域故障检测
非线性布尔函数实现技术研究
2014年
为了提升处理器中非线性布尔函数处理效率,建立了以抽取移位和与-异或为基础的非线性布尔函数计算模型。利用抽取移位操作选择非线性布尔函数中参与运算的变量,利用与-异或操作实现不同次数与项之间的异或运算。对设计的单元进行了性能评估和函数适配,测试结果表明,设计的非线性布尔函数计算模型能够大幅降低实现非线性布尔函数所需的运算次数。
常忠祥戴紫彬李伟刘楠戴强
关键词:抽取拆分
基于指令级冗余的密码流处理器并发错误检测方法
2018年
自然故障与恶意故障将降低密码流处理器的可靠性与安全性。针对此情况,提出基于指令级冗余的低开销并发错误检测方法。分析密码流处理器上不同算法实现时的功能单元利用率,验证指令级冗余方法实现的可行性与高效性。提出脆弱性感知的指令复制算法,在满足性能约束条件下优先复制脆弱性高的指令。实验证明,该方法引入的硬件开销仅为1. 5%,且在相同性能开销时,对随机故障与恶意故障的检测能力优于其他指令级冗余方法。全指令复制后典型SP(AES-128)、Feistel(SMS4)、L-M(IDEA)结构算法实现性能开销分别为25.6%、17. 9%、15. 7%,对比于具有相似故障检测能力的其他指令级冗余方法,其性能开销最低。
戴强戴紫彬王寿成李功丽李伟
关键词:VLIW
新型比特抽取与循环移位并行架构设计
2015年
针对比特抽取、循环移位操作常需组合使用的应用需求,结合比特抽取和循环移位操作的特点,基于inverse butterfly网络,研究以该网络为基础的新型比特抽取、循环移位并行处理架构。针对架构中的路由信息生成电路,提出专门的路由信息生成算法。设计相应的高速硬件单元,并在Altera公司的FPGA上对其进行功能验证,利用Synopsys公司的Design Compiler工具进行逻辑综合、优化。结果表明,在CMOS 0.13μm工艺下,硬件架构核心频率可以达到510 MHz。
戴强戴紫彬张立朝常忠祥
关键词:INVERSE路由算法
基于哈希树的度量证据可信存储方案设计被引量:1
2017年
计算平台的可信性由远程证明过程中提供的度量证据进行验证,验证程序根据计算平台在启动过程创建的度量证据建立信任。度量值扩展操作创建的度量证据和相关度量记录是线性的,查找效率较低。提出一种基于平衡二叉哈希树的构建度量证据的方法。计算平台上组件的度量值作为树叶,所有组件的度量值集合的度量值作为树根。在验证计算平台的过程中,使用哈希树的度量记录和根寄存器,在度量证据与标准值比较时显著提高错误组件查找的速度,从而提高效率。实验结果表明,平衡二叉哈希树模型在不增加空间复杂度的同时,查询时间开销显著减少。
邴丕政戴紫彬戴强
关键词:远程证明可信计算
共1页<1>
聚类工具0