您的位置: 专家智库 > >

薛骏

作品数:3 被引量:4H指数:1
供职机构:东南大学国家专用集成电路系统工程技术研究中心更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇CACHE
  • 1篇低功耗
  • 1篇电功
  • 1篇电路
  • 1篇电路实现
  • 1篇动态功耗
  • 1篇页表
  • 1篇物理地址
  • 1篇内核
  • 1篇缓存
  • 1篇功耗
  • 1篇高速缓存
  • 1篇摆幅
  • 1篇SRAM
  • 1篇TLB
  • 1篇VERILO...
  • 1篇ARM7TD...
  • 1篇ARM7TD...
  • 1篇表格式

机构

  • 3篇东南大学

作者

  • 3篇薛骏
  • 2篇杨军
  • 1篇潘江涛
  • 1篇凌青
  • 1篇孙宏
  • 1篇顾明

传媒

  • 1篇电路与系统学...
  • 1篇电子工程师
  • 1篇苏州大学学报...

年份

  • 1篇2006
  • 1篇2005
  • 1篇2004
3 条 记 录,以下是 1-3
排序方式:
低位线摆幅的低功耗SRAM设计被引量:3
2006年
本文提出了一种低位线摆幅(LVBS)的低功耗SRAM结构。这种SRAM采用电荷分享方法降低位线电压幅值,在写操作时使得位线电压摆幅减少了50%,从而显著降低了位线动态功耗。同时本文还分析了由于位线电压降低带来的静态噪声容限(SNM)等问题。实验结果表明相比较常规SRAM,LVBSSRAM可以节约30%的动态功耗。
顾明薛骏杨军
关键词:低功耗动态功耗SRAM
基于ARM7TDMI的cache控制器电路被引量:1
2004年
针对ARM7TDMI内核的特点,提出了一种高速缓存(cache)控制器的电路实现方案。主要应用Verilog硬件描述语言对cache控制器进行了行为级描述,通过了前端仿真和综合后的联合仿真,比较了嵌入式系统中有无cache的工作效率,并给出了实验结果。实验结果表明,系统中加入cache电路以后存储性能会有显著提高。
薛骏潘江涛杨军
关键词:VERILOG硬件描述语言电路实现ARM7TDMI内核高速缓存
Cache中TLB的设计及优化
2005年
当今微处理器的设计中,为了加快虚拟地址向物理地址转换的速度,通常使用地址转换后备缓冲器TLB(translationlookasidebuffer)来加快地址转化的速度.本论文基于逆向设计,提出了一种可行的TLB结构,可完成地址转换的功能,并从硬件上支持了不同大小的页表格式.此外,通过引入DVS技术将TLB存储单元中的漏电功耗减少90%以上.
孙宏薛骏凌青
关键词:TLB页表物理地址电功表格式
共1页<1>
聚类工具0