您的位置: 专家智库 > >

凌青

作品数:6 被引量:1H指数:1
供职机构:东南大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信语言文字更多>>

文献类型

  • 3篇期刊文章
  • 3篇学位论文

领域

  • 5篇自动化与计算...
  • 2篇电子电信
  • 1篇语言文字

主题

  • 2篇内存
  • 2篇内存管理
  • 2篇缓存
  • 2篇宏单元
  • 2篇TLB
  • 2篇ARM7TD...
  • 2篇CACHE
  • 1篇电功
  • 1篇电路
  • 1篇电路设计
  • 1篇定制
  • 1篇定制设计
  • 1篇对外汉语
  • 1篇页表
  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇全定制
  • 1篇全定制设计
  • 1篇字本位
  • 1篇字词

机构

  • 6篇东南大学

作者

  • 6篇凌青
  • 2篇杨军
  • 2篇高沁伟
  • 1篇薛骏
  • 1篇孙宏

传媒

  • 2篇电气电子教学...
  • 1篇苏州大学学报...

年份

  • 1篇2019
  • 2篇2006
  • 2篇2005
  • 1篇1900
6 条 记 录,以下是 1-6
排序方式:
片上告诉缓存及内存管理宏单元设计
凌青
关键词:ARM7TDMI全定制设计
“字本位”视角下对外汉语字词教学设计与研究
徐通锵先生20世纪末首倡“字本位”语言学理论,几乎与此同时,白乐桑、张朋朋的《汉语语言文字启蒙》(1989)在法国出版,该书提倡在对外汉语教学中使用“字本位”教学法,被认为是“按照汉语的本来面目来教汉语”。“字本位”语言...
凌青
关键词:汉语国际教育字词教学字本位教学设计
Cache中Tag电路的设计
2005年
在SoC系统中,片上缓存(C ache)的采用是解决片上处理器和片外存储器之间速度差异的重要方法,C ache中用来存储标记位并判断C ache是否命中的T ag电路的设计将会影响到整个C ache的性能。本文阐述了T ag电路原理,采用w rite和com pare两根控制信号线,控制T ag电路在预充电,比较和加载三种状态之间进行转换。仿真结果表明T ag电路可以实现其功能,使系统性能得到提高。
高沁伟凌青杨军
关键词:SOCCACHE
片上高速缓存及内存管理宏单元设计
微处理器设计的难题之一在于其高性能与片外存储器的低读取速度极不相配,很大程度上限制了微处理器的性能及效率。二十多年以来两者的速度差距还在不断拉大,业界将这种速度差距称为存储器间距(Memory Gap)。缩小存储器间距有...
凌青
关键词:ARM7TDMIMOSFET模型缓存内存CMOS工艺
文献传递
Cache中TLB的设计及优化
2005年
当今微处理器的设计中,为了加快虚拟地址向物理地址转换的速度,通常使用地址转换后备缓冲器TLB(translationlookasidebuffer)来加快地址转化的速度.本论文基于逆向设计,提出了一种可行的TLB结构,可完成地址转换的功能,并从硬件上支持了不同大小的页表格式.此外,通过引入DVS技术将TLB存储单元中的漏电功耗减少90%以上.
孙宏薛骏凌青
关键词:TLB页表物理地址电功表格式
嵌入式处理器的TLB电路设计被引量:1
2006年
为了提高基于虚拟存储技术的嵌入式处理器的性能,本文提出了一种用于高效加速地址转换的TLB电路结构。该电路采用64-en tries的全关联结构,硬件支持基于段及不同大小页的转换方式。通过VCS和N anosim联合仿真对电路结构和性能进行了验证,仿真结果表明,系统中加入TLB电路以后性能有显著的提高。
凌青高沁伟杨军
关键词:嵌入式处理器TLBVCS
共1页<1>
聚类工具0