徐栋麟 作品数:12 被引量:39 H指数:4 供职机构: 复旦大学 更多>> 发文基金: “上海-应用材料研究与发展”基金 更多>> 相关领域: 电子电信 更多>>
用于测试CMOS输出驱动器电流变化率的新电路 2001年 提出了一种新的用于测试 CMOS输出驱动器电流变化率的电路结构 .它把片上电感引入到测试系统中作为对实际封装寄生电感的等效 ,从而排除了测试时复杂的芯片 -封装界面的影响 .这种电路结构不仅可以用于实际测算输出驱动器的性能指标 ,还可以用于研究 VL SI电路中的同步开关噪声问题 .该设计方法在新加坡特许半导体公司的 0 .6μm CMOS工艺线上进行了流片验证 .测试结果表明 ,这一测试结构能有效地表征 CMOS输出驱动器的电流变化率的性能指标和 VL 徐栋麟 郭新伟 徐志伟 任俊彦关键词:输出驱动器 电流变化率 CMOS VLSI 集成电路 恒电压增益的低电压Rail-to-Rail运算放大器 被引量:7 2001年 基于 Alcatel的 0 .3 5μm标准 CMOS工艺 (VT=0 .6 5 V) ,模拟实现了工作电压低达 1 .8V、电压增益偏差仅为 3 % (整个输入共模偏置电压范围内 )的运算放大器 ;电路的设计也避免了差分输入对中 PMOS管和 NMOS管的 W/L的严格匹配 ,增强了电路对工艺的坚固性。对输入差分对偏置电流的控制电路、差分输入对的有源负载和 AB类 Rail- to- Rail输出级进行了整体考虑 ,确保电压增益恒定的新型结构 ,使该运放在 2 V电源电压下 ,电压增益达到 80 d B(1 0 kΩ 电阻和 1 0p F电容并联负载 ) ,单位增益带宽为 1 2 MHz,相位裕量 徐栋麟 林越 任俊彦关键词:运算放大器 模拟集成电路 A 5mW 1.8V Low Over-Sampling Ratio ΣΔ Modulator with 81dB Dynamic Range 被引量:3 2004年 This work demonstrates that the ΣΔ modulator with a low oversampling ratio is a viable option for the high-resolution digitization in a low-voltage environment.Low power dissipation is achieved by designing a low-OSR modulator based on differential cascade architecture,while large signal swing maintained to achieve a high dynamic range in the low-voltage environment.Operating from a voltage supply of 1.8V,the sixth-order cascade modulator at a sampling frequency of 4-MHz with an OSR of 24 achieves a dynamic range of 81dB for a 80-kHz test signal,while dissipating only 5mW. 徐栋麟 赵晖 王照钢 任俊彦 闵昊双通道带通ΣΔ模数调制器设计方法 基于sigma-delta(ΣΔ)调制技术的过采样带通模数转换器可以可靠地把射频接收器中窄带中频模拟信号转换为数字信号.射频接收器架构中,在一个中频上就进行模拟数字信号转换有诸多优点,比如更高的信号处理可靠性和更低的电路... 徐栋麟关键词:ΣΔ调制器 双通道 带通 镜像抑制 噪声分析 低电压 电源自适应Rail-to-RailCMOS运算放大器 被引量:4 2002年 基于 CSMC 0 .6μm标准 CMOS工艺 ,实现了一种电源自适应 Rail- to- Rail CMOS运算放大器 ,其输入级从原理上变“被动地”适应低电压为“主动地”要求低电压。当外部电源电压在 2 .1V到 3.2 V变化时 ,内部电源电压稳定在 1 .68V,最大偏差为 5 .4%。这样 ,内部电源电压自适应地稳定在“相交条件”,实现了输入级的跨导 Gm 为常数 :在整个共模 ( CM)电压变化范围内 ,输入级跨导的最大变化为 9%。Rail- to- rail输出级用两个折叠网格和 AB类反馈控制结构实现 ,使输出级的最低电源电压降到 Vgs+ 2 Vds,并使输出静态电流最小。 程旭 陈诚 徐栋麟 任俊彦 许俊关键词:RAIL-TO-RAIL CMOS 运算放大器 模拟集成电路 低电压满电源幅度CMOS运算放大器设计 被引量:5 2004年 回顾了在标准 CMOS工艺下 ,满幅度运放设计的各个发展阶段 ,结合笔者实际设计和测试的相关电路 ,较为详细地评述了它们的设计方法和各自的优缺点 ,着重阐述了低工作电压设计思想和如何做到输入级跨导的满幅度范围内恒定 ,使读者清楚了解该类运放的各自特点和发展趋势 ,为数模混合设计和系统级集成设计中采用何种运放结构提供了参考。在此基础上 ,提出了一种共模偏置电压具有严格的对称性能的新型满电源幅度运算放大器结构。 徐栋麟 林越 杨柯 程旭 任俊彦 许俊关键词:运算放大器 低电压 CMOS SSN研究及其在VLSI设计流程中的应用 被引量:2 2001年 本文详述了同步开关噪声 (SSN)影响VLSI电路可靠性的一个主要因素 :芯片 封装界面的寄生电感 .根据在芯片中插入电源 /地线引脚 ,减小芯片 封装界面的寄生电感的思想 ,提出一种简便有效的基于SSN性能的输出驱动器优化布局方法并将之集成到VLSI设计流程中 .用 0 6微米CMOS工艺进行了验证 .结果表明 :该优化设计可有效降低SSN对VLSI电路可靠性的影响 . 徐栋麟 郭新伟 徐志伟 林越 任俊彦关键词:同步开关噪声 超大规模集成电路 电子设计自动化 基于共模电平偏移电路新型CMOS低电压满幅度运放设计 被引量:11 2002年 针对电源电压为 1V甚至更低的应用环境 ,给出了一种基于共模电平偏移电路的新型 rail- to- rail运放结构 ,相对以往同类电路具有很好的对称性和较高的输入阻抗 ,并对之进行了详细的讨论 .在整个共模输入电压范围内 ,其单位增益带宽随共模电压变化仅为 0 .0 5 % . 林越 徐栋麟 任俊彦 许俊关键词:CMOS RAIL-TO-RAIL 运算放大器 低电压 旋转混沌键控通信方法 本发明为一种旋转混沌键控通信方法,即利用混沌信号的投影旋转方向来代表二进制编码,并通过相关器结构设计,判断信号投影的旋转方向,来判别二进制编码。本发明除具有抗干扰能力强,保密性能的特点以外,还大大降低了误码率。 任俊彦 谭俊 周昌 徐栋麟文献传递 一种3.3V2-GHz CMOS低噪声放大器 被引量:9 2004年 介绍了一个针对无线通讯应用的2-GHz低噪声放大器(LNA)的设计。该电路采用标准的0.6μmCMOS工艺,电源电压为3.3V,设计中使用了多个片上电感。对低噪声放大器的噪声进行了分析,模拟结果显示,该电路能提供18dB的正向增益(S21)及良好的反向隔离性能(S12为-44dB),功耗为33.94mW,噪声系数为2.3dB,IIP3为-4.9dBm。 杨柯 赵晖 徐栋麟 任俊彦关键词:低噪声放大器 片上电感 噪声系数