您的位置: 专家智库 > >

崔秀海

作品数:17 被引量:26H指数:3
供职机构:中国科学院电子学研究所更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划全球变化研究国家重大科学研究计划更多>>
相关领域:电子电信自动化与计算机技术文化科学更多>>

文献类型

  • 11篇期刊文章
  • 4篇专利
  • 2篇会议论文

领域

  • 7篇电子电信
  • 7篇自动化与计算...
  • 1篇文化科学

主题

  • 8篇FPGA
  • 3篇模拟退火
  • 2篇电流传输
  • 2篇电流传输器
  • 2篇电路
  • 2篇电路模块
  • 2篇氧化物
  • 2篇氧化物半导体
  • 2篇映射
  • 2篇优化算法
  • 2篇时序逻辑
  • 2篇数学
  • 2篇数学归纳
  • 2篇数学归纳法
  • 2篇随机数
  • 2篇退火
  • 2篇评价函数
  • 2篇位并行
  • 2篇稳定特性
  • 2篇逻辑阵列

机构

  • 17篇中国科学院电...
  • 8篇中国科学院研...
  • 3篇中国科学院大...

作者

  • 17篇杨海钢
  • 17篇崔秀海
  • 6篇张茉莉
  • 6篇黄娟
  • 5篇郝亚男
  • 4篇谭宜涛
  • 4篇路宝珠
  • 2篇李威
  • 2篇吴其松
  • 2篇王飞
  • 2篇罗杨
  • 2篇林郁
  • 2篇黄俊英
  • 2篇刘洋
  • 2篇刘峰
  • 1篇龚萧
  • 1篇熊金
  • 1篇李园强
  • 1篇喻伟

传媒

  • 5篇计算机辅助设...
  • 3篇计算机应用研...
  • 2篇电子与信息学...
  • 1篇微电子学与计...
  • 1篇中国电子学会...
  • 1篇第十二届中国...

年份

  • 1篇2017
  • 1篇2015
  • 1篇2014
  • 3篇2013
  • 5篇2012
  • 1篇2011
  • 4篇2010
  • 1篇2009
17 条 记 录,以下是 1-10
排序方式:
面向算术单元的FPGA工艺映射算法被引量:1
2012年
本文提出了一种针对算术单元的FPGA工艺映射算法ArithM.实验结果表明,与公认ABC中的黑盒子映射算法相比,本文算法能平均减少逻辑单元面积7%,减少电路关键路径延时5%.ArithM采用了单元共享、平衡算术链以及吸收邻近节点三种方法来优化算术资源.
路宝珠杨海钢郝亚男张茉莉崔秀海
关键词:FPGA工艺映射
改进的基于属性不变量生成和数学归纳法的时序逻辑优化算法被引量:1
2012年
为了在时序逻辑综合中使电路面积和关键路径延迟同时得到快速优化,提出一种改进的基于假设后验证的时序优化算法.在位并行随机模拟提取候选属性不变量之前,利用寄存器共享来降低初始候选不变量数目,以减少SAT程序的频繁调用;然后利用推测化简模型和改进的数学归纳法将基本条件和归纳步骤合并处理,有效地降低了电路规模和关键路径延迟,同时提高了算法运行速度.实验数据表明,文中算法使寄存器和节点规模平均下降41%和48%,关键路径延迟减小30%;与同类方法相比,该算法运行时间平均下降17%.
郝亚男杨海钢路宝珠崔秀海张茉莉
改进的基于属性不变量生成和数学归纳法的时序逻辑优化算法
  为了在时序逻辑综合中使电路面积和关键路径延迟同时得到快速优化,提出一种改进的基于假设后验证的时序优化算法。在位并行随机模拟提取候选属性不变量之前,利用寄存器共享来降低初始候选不变量数目,以减少SAT程序的频繁调用;然...
郝亚男杨海钢路宝珠崔秀海张茉莉
文献传递网络资源链接
基于区域重组的异构FPGA工艺映射算法被引量:3
2012年
传统异构FPGA工艺映射算法一般不打破实现专用功能和查找表功能的子网表之间的层次边界,因而缩小了映射的优化空间.为此提出一种利用区域重组打破单元间层次边界的异构FPGA工艺映射算法.首先利用贪心策略实现FPGA多单元的映射,即优先使用性能好的专用功能单元;然后利用标记锥实现子网表之间的区域重组,打破专用功能单元和查找表之间的层次边界,减小了映射结果的面积和延迟开销.实验结果表明,与公认的ABC中的工艺映射算法相比,该算法能平均减少逻辑单元面积12.2%,减少电路关键路径延时2.5%.
路宝珠杨海钢郝亚男张茉莉崔秀海
关键词:FPGA
含有快速进位链的FPGA布局系统研究被引量:2
2009年
为了使FPGA(field grogrammable gate array)布局系统能够处理含有快速进位链及IP(intellectual proper-ty)核的复杂电路,在模拟退火算法的基础上,提出一种新的FPGA布局算法。该算法对含有快速进位链和不含快速进位链的电模块分别构造和调用不同的评价函数。以此来优化布局系统,实验结果表明,此布局系统与最具代表性的VPR(versatile place and route)布局系统相比增加了处理进位链和IP核功能,提高了布局系统性能。
崔秀海杨海钢刘洋熊金刘峰
关键词:进位链评价函数模拟退火
具有快速稳定特性的互补-金属-氧化物半导体恒电位仪
本发明公开了一种具有快速稳定特性的互补-金属-氧化物半导体恒电位仪,涉及传感器微弱电流检测技术,包括一个跨导运算放大器(OTA),一个NMOS管,一个用于快速充电的开关,片内和片外稳压和滤噪声电容。跨导运算放大器(OTA...
杨海钢吴其松崔秀海
文献传递
一种用于集成电路布局的加速型模拟退火方法
本发明是一种用于集成电路布局的加速型模拟退火方法,该加速型模拟退火步骤包括:改变集成电路所包含的电路模块的动态交换窗口尺寸大小;由上一温度下的交换成功率以及确定某一交换是否接受的一个随机数决定动态交换窗口大小,使得每个交...
杨海钢黄俊英林郁崔秀海罗杨王飞
文献传递
基于PathFinder和拆线-重布的FPGA时序布线算法被引量:5
2014年
为了解决当前FPGA布线算法的绕线问题,进一步减少关键路径的延时,提出一种混合PathFinder和拆线-重布的FPGA时序布线算法.在PathFinder时序算法整体布线布通之后,拆掉一些影响关键路径延时的线网路径,再对这些拆掉的线网采用PathFinder算法进行增量布线;在重布的过程中,通过为关键连接和其他连接采用差别化的关键度来专门优化关键连接的路径,从而减少整个关键路径的延时.实验结果表明,与VPR时序驱动布线算法相比,该算法能平均减少12.97%的关键路径延时,而运行时间仅增加了4.87%.
刘洋杨海钢喻伟崔秀海黄娟
关键词:FPGA
针对递归函数的高级综合编译优化算法被引量:2
2013年
为了消除高级综合中的递归函数调用,提出一种基于函数调用图(FCG)和分支决策的编译优化算法.首先在LLVM编译器架构下给出FCG的中间结构,将递归调用转换为非递归函数的嵌套调用,然后借助决策树的构造规则去除函数体中的分支判断及未调用的子支,最后采用子函数复用、资源预评估的方法控制实现电路的规模.实验结果表明,与内联展开算法RecursionHW相比,采用该算法综合后的逻辑单元数平均减少63%,时钟频率平均提高3.2倍,并且高级综合的总时长随递归深度的增大而呈指数级减少.
张茉莉杨海钢刘峰黄娟崔秀海
关键词:递归函数函数调用图决策树
基于数组分块的FPGA高级综合编译优化算法被引量:2
2013年
针对FPGA高级综合中提高矩阵存储并行的问题,提出了一种基于数组分块的编译优化算法,用来优化以矩阵乘法为代表的矩阵应用。算法在LLVM编译器架构下对访存密集的数组进行分块,然后对迭代空间进行对应的合并,最后修改迭代空间与数据空间之间的数据访问。与AutoESL循环展开算法的实验对比表明,在分块数目最优的情况下,矩阵乘法电路的延时平均被降低46%,资源平均被降低39%。因而该基于数组分块的高级综合编译优化算法能有效降低电路延时和资源使用量。
张茉莉杨海钢崔秀海李园强
关键词:现场可编程门阵列
共2页<12>
聚类工具0